大连海事大学
┊┊┊┊┊┊┊装┊┊┊┊┊┊┊订┊┊┊┊┊┊┊线┊┊┊┊┊┊┊
毕 业 论 文
二○一四 年 六 月
VHDL设计FPGA数字系统:电子万年历
专业班级: 电子信息工程10-2班
姓 名: 牛舒雅
指导老师: 严 飞
信息科学技术学院 PAGE \* MERGEFORMAT III
摘 要
随着EDA(电子设计自动化)技术的发展和应用领域的扩大,EDA技术在电子信息、通信、自动化控制及计算机应用领域的重要性日益突出。钟表的数字化给人们生产生活带来了极大的方便,而且大大地扩展了钟表原先的报时功能,诸如定时自动报警、按时自动打铃、时间程序自动控制、定时广播、定时启闭路灯等。所有这些,都是以钟表数字化为基础的。因此,研究基于FPGA的电子万年历及扩大其应用,有非常现实的意义。EDA的关键技术之一是用形式化方法来描述数字系统的硬件电路、即用所谓的硬件描述语言来描述硬件电路。
本设计是用VHDL语言编程实现基于FPGA的电子万年历。在设计中,首先介绍了万年历的设计思路,确定各功能模块,而后在Quartus II开发环境中用VHDL语言对各模块进行编程,编译成功后完成仿真,并逐一调试程序使各模块达到设计目的。然后,将各模块生成的元器件连接起来,形成顶层原理图文件,
原创力文档

文档评论(0)