- 1、本文档共57页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
项目1 简单抢答器的制作
;目 录;学习目标;项目要求;项目引导;虚拟工作室;项目学习;;;;在决定一事件的各条件中,只要有一个条件具备,这个事件就会发生。;(由基本逻辑运算组合而成);;[例] 试对应输入信号波形分别画出下图各电路的输出波形。;;逻辑函数描述了某种逻辑关系。
常采用真值表、逻辑函数式、卡诺图和逻辑图等表示。;;2. 逻辑函数式 ;例如 ;3. 逻辑图 ;例1. 列出函数F=AB+ C的真值表。
解:该函数有3个输入变量,共有23=8种输入取值组合,分别将它们代入函数表达式,并进行求解,可求得相应的函数值。将输入、输出值一一对应列出,即可得到如下表所示的真值表。 ;;;四、逻辑代数的基本定律;1)与普通代数相似的定律 ;A B C;;高电平UH:
输入高电平UIH
输出高电平UOH
低电平UL:
输入低电平UIL
输出低电平UOL
逻辑“0”和逻辑“1”对应的电压范围宽,因此在数字电路中,对电子元件、器件参数精度的要求及其电源的稳定度的要求比模拟电路要低。;按功能特点不同分 ;一、基本门电路;二、复合门电路;三、复合门电路;;特殊的“门”之一
—— TTL OC门;特殊的“门”之二
——TSL门;2、TTL集成门电路参数;3. TTL集成门电路使用注意事项;; 不同类型集成门电路在同一个数字电路系统中使用时,考虑门电路之间的连接问题。门电路在连接时,前者称为驱动门,后者称为负载门。驱动门必须能为负载门提供符合要求的高、低电平和足够的输入电流,具体条件是:;1、TTL集成门电路驱动CMOS集成门电路;[技能训练]常用集成门电路的逻辑功能测试;目标及实作条件;TTL门电路逻辑功能测试;练一练;我们的实作中所用到的集成芯片都是双列直插式的,其引脚排列规则如图所示。
识别方法是:正对集成电路型号(如74LS20)或看标记(左边的缺口或小圆点标记),并注意识别第1脚位置(集成块正面放置且缺口向左,则左下角为第1脚)。从左下角开始按逆时针方向以1,2,3,…依次排列到最后一脚(在左上角)。
;;面包板的结构图;;4、实物接线范例;5、常用芯片引脚图;(1)接插集成块时,要认清定位标记,不得插反。
(2)电源电压使用范围为+4.5V~+5.5V之间,实验中要
求使用Vcc=+5V。电源极性绝对不允许接错。
(3)闲置输入端处理方法
悬空,相当于正逻辑“1”。对于一般小规模集成电
路的数据输入端,实验时允许悬空处理。但易受外界
干扰,导致电路的逻辑功能不正常。因此,对于接有
长线的输入端,中规模以上的集成电路和使用集成电
路较多的复杂电路,所有控制输入端必须按逻辑要求
接入电路,不允许悬空。 ; ② 直接接电源电压VCC(也可以串入一只1~10KΩ的固
定电阻)或接至某一固定电压(+2.4≤V≤4.5V)的电
源上,或与输入端为接地的多余与非门的输出端相接。
③ 若前级驱动能力允许,可以与使用的输入端并联。
(4)输入端通过电阻接地,电阻值的大小将直接影响电路所处的状态。当R≤680Ω时,输入端相当于逻辑“0”;当R≥4.7KΩ时,输入端相当于逻辑“1”。对于不同系列的器件,要求的阻值不同。
;(5)输出端不允许并联使用(集电极开路门(OC)和三态输出门电路(3S)除外)。否则不仅会使电路逻辑功能混乱,并会导致器件损坏。
(6)输出端不允许直接接地或直接接+5V电源,否则将损坏器件,有时为了使后级电路获得较高的输出电平,允许输出端通过电阻R接至Vcc,一般取R=3~5.1K??。 ;项目验收;;更多相关资源
课程网站
数字电路及设计 /ec2006/C72/Index.htm
电子线路设计与制作 /
参考书目
1.中国集成电路大全编写委员会. 中国集成电路大全. 北京:国防工业出版社,1985
2.卢庆林. 数字电子技术基础实验与综合训练. 北京:高等教育出版社,2004.5
3. 石小法. 电子技能与实训. 北京:高等教育出版社,2002.7
;Thanks
文档评论(0)