- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
FPGA设计基础研讨
FPGA实验板 课程安排 第1章:A/D与D/A 第2章:FPGA设计基础(Quartus II软件介绍) 第3章:Verilog HDL语言介绍 第4章:基于FPGA的数码管显示 第5章:基于FPGA的液晶显示 第6章:基于FPGA的大LED点阵 第7章:基于FPGA的VGA显示 提 要 1 可编程逻辑器件概述 可编程逻辑器件(Programmable Logic Device简称 PLD)是20世纪70年代发展起来的一种新型逻辑器件,是目前数字系统设计的主要硬件基础。 现场可编程逻辑阵列 FPLA(Field Programmable Logic Array) 可编程阵列逻辑 PAL(Programmable Array Logic) 通用阵列逻辑 GAL(Generic Array Logic) 可擦除的可编程逻辑器件EPLD(Erasable Programmable Logic Device) 复杂可编程逻辑器件CPLD(Complex Programmable Logic Device) 现场可编程门阵列 FPGA(Field Programmable Gate Array) 1 可编程逻辑器件概述 –分类(1) 熔丝或反熔丝编程器件--Actel的FPGA器件 体积小,集成度高,速度高,易加密,抗干扰,耐高温 只能一次编程,在设计初期阶段不灵活 SRAM--大多数公司的FPGA器件 可反复编程,实现系统功能的动态重构 每次上电需重新下载,实际应用时需外挂EEPROM用于保存程序 EEPROM--大多数CPLD器件 可反复编程 不用每次上电重新下载,但相对速度慢,功耗较大 1 可编程逻辑器件概述 –分类(2) CPLD与FPGA的区别 2 可编程逻辑器件结构原理 2 可编程逻辑器件结构原理 2 可编程逻辑器件结构原理 2 可编程逻辑器件结构原理 2 可编程逻辑器件结构原理 2 可编程逻辑器件结构原理 2 可编程逻辑器件结构原理 2 可编程逻辑器件结构原理 2 可编程逻辑器件结构原理 2 可编程逻辑器件结构原理 基于乘积项的CPLD内部结构 LAB中的宏单元结构 基于查找表的FPGA内部结构 基于查找表(LUT)的FPGA的结构xilinx Spartan-II的内部结构 CLB中逻辑单元内部结构 查找表LUT原理 3 FPGA特点 逻辑器件:用来实现某种特定逻辑功能的电子器件,最简单的逻辑器件是与、或、非门(74LS00,74LS04等),在此基础上可实现复杂的时序和组合逻辑功能。 可编程逻辑器件:器件的功能不是固定不变的,而是可根据用户的需要而进行改变,即由编程的方法来确定器件的逻辑功能。 配置数据可以存放在片外的EPROM或其它存储体上,可现场修改器件的逻辑功能。 电路集成度高 用硬件描述语言(Hardware Description Language)代替传统的数字电路设计方法来设计数字系统。 3 FPGA特点 4 FPGA设计语言 4 FPGA设计语言-HDL语言特点 4 FPGA设计语言-HDL语言特点 4 FPGA设计语言 4 FPGA设计语言-VHDL 4 FPGA设计语言-Verilog HDL 4 FPGA设计语言 5.1 设计准备 方案论证,器件选择 根据系统的功能和复杂度,对工作速度和器件本身的资源、成本及连线的可布性等方面进行权衡,选择合适的设计方案和合适的器件类型。 5.2 设计输入 原理图输入 HDL(硬件描述语言)输入 状态图输入 波形输入 5.2.1 原理图输入方式 原理图输入方式是一种最直接的设计描述方式,要设计什么,就从软件系统提供的元件库中调出来,画出原理图。 优点是容易实现仿真,便于信号的观察和电路的调整; 缺点是效率低,特别是产品有所改动,需要选用另外一个公司的PLD器件时,就需要重新输入原理图 5.2.2 HDL输入方式 硬件描述语言是用文本方式描述设计(普通硬件描述语言和行为描述语言)。 普通硬件描述语言有ABEL、CUR和LFM等,它们支持逻辑方程、真值表、状态机等逻辑表达方式,主要用于简单PLD的设计输入。 行为描述语言是目前常用的高层硬件描述语言,主要有VHDL和 Verilog HDL两个IEEE标准。 语言与工艺的无关性,可以使设计人员在系统设计、逻辑验证阶段便确立方案的可行性; 语言的公开可利用性,便于实现大规模系统的设计; 具有很强的逻辑描述和仿真功能,而且输入效率高,在不同的设计输入库之间的转换非常方便,用不着对底层的电路和PLD结构的熟悉。 5.2.3 波形输入方式 波形输入方式主要是用来建立和编辑波形设计文件,用于输入仿真向量和功能测试向量。 波形设计输入适用于时序逻辑和有重复性的逻辑函数。 5.3 功能仿真 验证逻辑功能的
您可能关注的文档
最近下载
- 《药用植物育种学总论版-》-精选课件(公开).ppt VIP
- 2024-2025学年初中音乐七年级上册(2024)湘艺版(2024)教学设计合集.docx
- 佳能相机 canon微单 R8 使用指南用户手册产品说明书.pdf VIP
- 智能建造——1.4 智能建造.pptx VIP
- 人音版小学五年级上册音乐教案(全册) .pdf VIP
- 智能建造——1.3 数字建造.pptx VIP
- 初中语文部编版九年级下册古诗文默写练习(附参考答案).doc VIP
- 智能建造——1.2 装配式建造.pptx VIP
- 2025年保密教育培训知识考试题库(含答案).docx
- 高速铁路接触网设备运行与维护课件:接触悬挂.pptx VIP
文档评论(0)