QuartusII使用流程.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
QuartusII使用流程

QuartusII使用流程 在开始-所有程序-Altera-Quartus II 5.1,打开QuartusII软件。 files- new project wizard - next 选择对应工作目录,并指定项目名和顶层设计文件名后点击next 注意:1) 文件名不允许出现中文和空格 2) 文件名不允许和内置symbol名或保留字等冲突 选择加入已存在的设计文件或者直接点击next,在后面再加入设计文件。 family选择max7000s系列,并在下面选择EPM7128SLC84-15芯片,点next。 也可在项目开发过程中设置器件,操作方法:assignments - devices 5.此处可以设置第三方设计工具,本实验直接选next即可,或直接点击finish file-new-device design files-block diagram /schematic file后点OK.(若为VHDL,则选择vhdl file,然后跳过6、7、8直接在hdl文本上输入VHDL代码,保存代码时注意文件名跟实体名的一致性。) edit-insert symbol 在各库里面找或者直接在name中输入器件名,如and2 找到器件后点OK,然后依照6、7直到所有器件均导入。 对应器件的接口,用鼠标点击然后拖动、连线到另一器件,直至画好整个原理图。也可用label(对应连线或节点上点右键-属性,输入label即可) file-save project (此动作应经常操作,以防死机) 编译前设置顶层文件,在对应要编译的文件上点右键-set as top-level entity.(若文件名与实体名不一致,可在菜单: assingments-setting-general中,top-level entity选择当前想编译的设计实体名) processing - start compilation。 若要在编译过程中设置引脚,这可在编译前进行引脚设置,操作方法: Assignments - pins,在to列下的new处双击,选择需要指派引脚的输入/输出端,然后在location列下双击,根据空闲、布线和引脚物理布局等选择所需的对应引脚。 file - new -other files - vector waveform file - OK edit - insert nodes or bus - node finder 13.在node finder对话框中,在filter中选择:pin:all registers: post fitting - list,然后选择需要的节点,从nodes found 导入到 selected nodes - OK - OK 然后针对输入画出输入波形后,选择 file-save-选择路径、命名保存 processing - start simulation 在执行此操作前请到??单: assingments-setting-simulate setting中,确认 simulation input存在,且为你所设置的仿真波形。 如果先前设计的模块仅为某设计的子模块且要被上层模块调用,不管其为原理图格式还是文本格式,均须为此模块创建一个symbol(类似于基本门,如and2等),操作方法:在该模块编译仿真通过后,选择 file - create / update - create symbol file for current file,点击后即生成了该模块的symbol。在以后的同一个项目中,就可以从项目所在目录中找出对应的该模块的symbol以供使用。 编译、仿真通过后,连好电缆,选择tools-programmer-hardwaer setup选择合适的下载电缆(如byteblaster mv),然后再program / configure中打勾,点击start开始下载编程 下载结束后,在实验箱上连线检查设计是否正确。(注意连线过程请关闭电源,若芯片为FPGA,请在关闭电源的情况下先连线,然后再开通电源,进行下载。) 连线列表可在 processing - compilation report-fitter-resource section-input pins / output pins 这两张表中,根据name 和 pin的对应关系进行连线。

文档评论(0)

zw4044 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档