第四章 Verilog基本语法(一).pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第四章 Verilog基本语法(一)

;; 0、低、伪、逻辑低、地、VSS、负插入 ;数据类型;一、常量;基数表示法(一);;基数表示法(二);基数表示法(三);下划线;负数;简单的十进制格式;实数类型;常量的位数;字符串;课堂练习;参数;参数的传递;defparam举例;参数值的模块引用;课堂练习-参数传递;二、变 量;补充知识:连续赋制值语句;连续赋值的目标类型;连续赋值语句举例;寄存器(register)类型变量;reg型;寄存器阵列 ;存储器 memory型变 量;其他类型变量;输入端口(input)可以由寄存器(reg)或线网(wire)连接驱动,但它本身只能驱动网络连接。 输出端口 (output)可以由寄存器或线网连接驱动,但它本身只能驱动线网连接。 输入/输出端口(inout)只可以由线网连接驱动,但它本身只能驱动线网连接。 如果信号变量是在过程块 (initial块 或 always块)中被赋值的,必须把它声明为寄存器类型变量 ;module top; wire y; reg a, b; DUT u1(y,a,b); initial begin a = 0; b = 0; #10 a =1; …. end endmodule ; 在过程块(always initial)中对变量赋值时,忘了把它定义为寄存器 类型(reg)或已把它定义为连接类型了(wire) 把实例的输出连接出去时,把它定义为寄存器类型 把模块的输入信号定义为寄存器类型。 这是经常犯的三个错误!!!;;4.2 运算符(操作符)及表达式;按所带操作数的个数分类;4.2.1算术运算符;课堂练习;4.2.2按位运算符;4.2.2.1按位非运算符;4.2.2.2按位与运算符;4.2.2.3按位或运算符;4.2.2.4按位异或运算符;4.2.2.5按位异或非运算符;按位操作符举例

文档评论(0)

ccx55855 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档