EDA综合设计格式江建平201210330227探析.docVIP

EDA综合设计格式江建平201210330227探析.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
 PAGE \* MERGEFORMAT 19 题目_________抢答器_______________________ 班级________12电子2班____________________ 学号________201210330227__________________ 姓名________江建平_________________ 指导_________胡克艳________________ 时间_____________________ 景德镇陶瓷学院 电子综合技术课程设计任务书 姓名 江建平_________ 班级 __12电子2班__ 指导老师 胡克艳 设计课题: 抢答器 设计任务与参数 ●五人参赛,每人一个按钮 ●主持人一个按钮,按下开始,具有复位功能 ●先抢中者对应的指示灯亮 ●有人抢答时,蜂鸣5s  设计步骤 ●用拨码开关设定主持人及参赛者按钮 ●用红色信号指示灯组L1-L5表示对应参赛者指示灯 参考文献《数字电子技术基础》.阎石主编.高等教育出版社 《EDA课程设计指导书》  目录 设计说明 ……………………………………………………………………3 1.1设计思路……………………………………………………………………3 1.2模块介绍………………………………………………………………………3 1.3状态转换表……………………………………………………………………6 二 、原理图 ………………………………………………………………………7 三 、波形仿真图……………………………………………………………………8 四、 管脚锁定及硬件连线…………………………………………………………8 五 心得体会……………………………………………………………………………9 总体方案与原理说明 一、设计说明 1.1设计思路:拨码开关设定主持人及参赛者按钮,红色信号指示灯组L1-L5表示对应参赛者指示灯。主持人控制总开关,主持人置高电平后,系统进入准备工作。有人抢答时,相应的LED灯发光,显示管显示对应的答题者编号,同时蜂鸣器开始蜂鸣,蜂鸣5s后停止。但是灯是一直亮着的,直到主持人按复位键后灯才熄灭,编号也随着主持人复位消失。先抢者对应的指示灯亮,此后其他人在拨动开关对电路不起作用。此方案由五个高低电平(拨码开关)控制相应的发光二极管,第六个用于主持人复位。由触发器构成抢答器部分,由计数器和蜂鸣器设计蜂鸣5s。由编码器和译码器构成数字显示。因此把整个课题分成三个模块:抢答器、计数器及蜂鸣器,数字显示器。 1.2模块介绍: (1)抢答器部分 (2)计数器模块及蜂鸣器 (3)数字显示部分(附加部分) 抢答器部分 这里使用D触发器,主持人控制各触发器的异步清零端,附加门电路,使一旦有灯亮,就封锁所有触发器的时钟输入。ZCR为置零端,主持人控制,i1-i5由每位选手控制。L1-L5为发光二极管,主持人置低电平后,L1-L5都被置零。当主持人置为高电平时,抢答开始,成功者对应的二极管发光,通过与门将CLK信号封锁,并输入到DFF中,则其他选手再按键时,输出不会有影响,则实现了一人抢答后,触发器的时钟输入被封锁,其他人不能再做答。主持人按s清零复位即可进行下一轮抢答。 计数器蜂鸣器模块原理图 4位同步二进制计数器74160的功能表 CLKCLRNLDNEPET工作状态×0×××置零↑10××预置数×1101保持×11×0保持(但C=0)↑1111计数 要求有人抢答时蜂鸣5s,所以这里采用计数器与蜂鸣器共同完成。74160是同步十进制计数器,进位输出端和有人抢答后或非门输出端的高电平相与,进位输出端依次是111110,当独立扩展下载版CPLD/FPGA的JP2_CF的SPEAKER接高电平时,蜂鸣器工作。所以此处把时钟信号的频率设成1HZ,即当有人拨动开关后,进位信号输出端为高电平,蜂鸣器开始蜂鸣,5s后进位信号为低电平,蜂鸣器停止蜂鸣。 数字显示部分(附加部分) 这里使用74147 10—4线编码器。当有选手进行抢答时,74147相应的端口被置为低电平,其他端口为高电平,共同组合为相应的二进制数,分别对应译码器中1,2,3,4,5的输入编码。 BCD-七段显示译码器真值表 1.3状态转换表 用74160接成的五进制加法计数器状态转换表 状态变化顺序状态编码 Q2 Q1

文档评论(0)

bbnnmm885599 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档