- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
ECT笔记
IC/OC选择寄存器(TIOS) 【 IOSx=0 输入捕捉(1C)通道】【IOSx=1 输出比较OC通道】
输出比较通道7屏蔽寄存器(OC7M) 【当某通道为输出比较(OC)时,若OC7Mx=1,对应的引脚就是输出状态】
输出比较通道7数据寄存器(OC7D) 【若OC7Mx=1,则内部逻辑将OC7Dx送到PORTT对应引脚】
定时器核心寄存器(TCNT) 【递增计数器,按字(双字节同时)访问】
计时器系统控制寄存器1(TSCR1)
TENTSWAITSFRZTFFCATEN:定时器使能位【0:主计时器、包括计数器均被禁止】。
【1:定时器使能,正常工作。 】
TSWAI:等待模式下计时器关闭控制位【0:在中断等待模式下允许MCU继续运行。 】【1:当MCU进入中断等待模式时,禁止计时器。】
TSFR:在冻结模式下计时器和计数器停止位。【0:在冻结模式下允许计时器和计数器继续运行。】【1:在冻结模式下禁止计时器和计数器,用于仿真调试。】
TFFCA:定时器标志快速清除选择位。【0:定时器标志普通清除方式。】
计时器溢出绑定寄存器1(TTOV)【0:输出比较的管脚发生溢出时绑定功能不发生作用。】【1:输出比较的管脚发生溢出时绑定功能使能。】
控制寄存器(TCTLl-TCTL4)
TCTL1 寄存器偏移量:$0008
Bit7 6 5 4 3 2 1 Bit0
OM7OL7OM6OL6OM5OL5OM4OL4复位后:0 0 0 0 0 0 0 0
TCTL2 寄存器偏移量:$0009
Bit7 6 5 4 3 2 1 Bit0
OM3OL3OM2OL2OM1OL1OM0OL0复位后:0 0 0 0 0 0 0 0
TCTL3 寄存器偏移量:$000A
Bit7 6 5 4 3 2 1 Bit0
EDG7BEDG7AEDG6BEDG6AEDG5BEDG5AEDG4BEDG4A复位后:0 0 0 0 0 0 0 0
TCTL4 寄存器偏移量:$000B
Bit7 6 5 4 3 2 1 Bit0
EDG3BEDG3AEDG2BEDG2AEDG1BEDG1AEDG0BEDG0A复位后:0 0 0 0 0 0 0 0
输出比较动作设置
OMnOLn动作00定时器与输出引脚断开01OCn输出翻转10OCn输出清011OCn输出置1输入捕捉边沿检测电路设置
EDGnBEDGnA边沿检测器电路设置00捕捉禁止01仅捕捉上升沿10仅捕捉下降沿11上升、下降沿均捕捉计时器中断使能寄存器(TIE)TIEx=0,状态寄存器TFLG1的相应标志位就不能引发硬件中断。TIEx=1,可引起中断。
计时器系统控制寄存器2(TSCR2)
TOI000TCREPR2PR1PR0TOI:计时器溢出中断使能。【0:中断被禁止】【1:当TOF标志被置位时发出硬件中断请求】TCRE:时钟计数器复位使能。【0:计数器复位禁止】【1:通道7成功输出比较后计数器将被复位】PR2,PR1,PR0:计数器预分频选择【分频因子=2n】
主定时器中断标志寄存器(TFLG1、TFLG2)
TFLG1 CxF:IC/OC通道中断请求标志。【0: IC/OC通道没有有效动作】【1:IC/OC通道已经出现动作】TFLG2 TOF=1说明核心计数器溢出。
IC/OC寄存器(TC0-TC7)
定时器模块共有 TC7-TC0等8个16位IC/OC寄存器。每个IC或OC通道都设置有一个16位的寄存器,对于IC(输入捕捉)通道,当通道的边沿探测器检测到由EDGnA、EDGnB指定的条件时,将自由定时器的值捕捉到寄存器TCn,随后程序可以读取和处理;对于OC(输出比较)通道,程序将预定的时刻写入到TCn,当自由定时器的值与其相等时,触发由OMn、OLn所指定的输出动作。
脉冲累加器A控制寄存器(PACTL)
0PAENPAMODPEDGECLK1CLK0PAOVIPAIPAEN:脉冲累加系统使能位【0:PAI系统禁止】【1:PAI系统使能】
PAMOD脉冲累加器模式控制位【0:事件计数模式】 【1:门控时间累加模式】
PEDGE:脉冲累加器有效边沿设定位
(1)PAMOD:0 (事件计数模式)时:
0:对脉冲输入引脚(PT7/PAI)的下降沿计数。
1:对脉冲输入
文档评论(0)