- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
一、A/D转换的一般步骤及基本原理
二.A/D转换器的类型和主要性能指标
三、典型A/D转换器芯片
ADC0801 、AD574
四、A/D转换器接口技术
1、接口设计时要考虑的问题
2、8位并行输出A/D转换器接口
3、高于8位的并行输出A/D转换器接口;1、功能
能将模拟电压成正比的转换成数字量。
是模拟信号和数字信号接口的关键部件。
;3、 A/D转换的一般步骤 ;(1)采样与保持;采样保持电路(采样保持器):;(2)量化与编码;(3)量化误差;(4)量化方式;(4)量化方式;4、 A/D转换的工作原理;逐次逼近式转换过程如下:
初始时寄存器各位清为0,D7-D0;
第一个时钟上升沿到来后,先将最高位置D7=1,预测值,送入DAC,
经D/A转换后生成的模拟量Vs,送入比较器中与输入模拟量Vi进行比较。
若Vs<Vi,该位的1被保留;
若VsVi,说明数字过大,应将这个1清除;
第一个时钟上升沿到来后,再置次高位为D6=1,将寄存器中新的数字 送DAC;输出的Vs再与Vi比较,若Vs<Vi,保留该位的1,否则清除;
同样方法逐位比较下去,直到最低位为止;
最后寄存器中的内容即为输入模拟值转换成的数字量。;举例:有四位A/D转换器,满量程输入值5V,现若输入3.5V,试分析其逐次逼近的转换过程。
;三位逐次逼近型A/D转换器电路;小结:
1、A/D转换经过4个过程:采样、保持、量化、编码;
2、两种量化方式:只舍不入、四舍五入(有舍有入);
3、量化误差属原理误差,它是无法消除的。增加A/D位数n能减小量化误差;
4、逐次逼近型的A/D转换器输出数字量的位数越多,转换精度越高;
5、n位逐次逼近型的A/D转换器完成一次转换所需时间为n+2个时钟信号周期。;1.A /D转换器的类型
按被转换的模拟量类型可分为时间/数字、电压/数字、机械变量/数字等。应用最多的是电压/数字转换器。
按转换方式可分为:直接转换、间接转换。直接转换:将模拟量转换成数字量,
间接转换:将模拟量转换成中间量,再将中
间量转换成数字量。;按输出方式分可分为:并行、串行、串并行。
按转换原理可分为:计数式、双积分式、逐次逼近式。
按转换速度可分为:低速(转换时间≥1s)、中速(转换时间≤lms)、高速(转换时间≥1μs)和超高速(转换时间≤1ns)
按转换精度和分辨率可分为:3位、4位、8位、10位、12位、14位、16位;(1)、分辨率
指ADC对输入模拟信号的分辨能力。
从理论上讲,一个n位二进制数输出ADC应能
区分输入模拟电压的2n个不同量级,能区分输
入模拟电压的最小值为满量程输入的
1/2n。
例如,ADC输出为八位二进制数, 输入信号最
大值为 5V,其分辨率为 ;(2)、转换时间
转换时间是A/D转换完成一次所需的时间。
(3)、转换误差
它表示A/D转换器实际输出的数字量和理
论上的输出数字量之间的差别。
常用最低有效位的倍数表示。
例如,相对误差≤±LSB/2,就表明实际输出
的数字量和理论上应得到的输出数字量之间的
误差小于最低位的半个字。
;(4)、偏移误差
偏移误差是指输入信号为零时,输出信号不为
零的值,所以有时又称为零值误差。
或者:使最低有效位成“1”状态时的实际输入
电压与理论电压之差
;(5)、满刻度误差(增益误差)
ADC的满刻度误差是指满刻度输出数码所对
应的实际输入电压与理想输入电压之差。
它使传输特性曲线绕坐标原点偏离理想特性曲
线一定的角度
;1.ADC0801
它具有包括三态输出缓冲器的完整接口电路,可以直接与8
位微处理器连接。
⑴.主要特性
1)8位逐次逼近式A/D转换器,即分辨率8位。
2)转换时间为100μs
3)单电源供电,+5V
4)差动模拟输入信号范围0~+5V
5)工作温度范围为-40~+85℃
6)有输出数据锁存器,当与计算机连接时,转换电路的输出
可以直接连接到CPU的数据总线上,无需加逻辑接口。;(2).外部特性(引脚功能) ;VCC:主电源输入端。
VREF/2:基准电源输入端,当输入电压范围不是0~5V时, VREF/2应加入1/2输入范围的电压值。如输入电压是4V,则VREF/2应接2V。
AGND:模拟信号地
GND:数字信号地
CLKIN:外电路提供时钟脉冲输入端。可外接时钟,也可用内部时钟。外部时钟直接接到CLKIN,使用内部时钟,则如图2-24所示外接电阻和电容,此时工作时钟频率FCLK=1/1.1RC。为保证转换精度,此时钟频率不应高于640KHz。
CLKR:内部时钟发生器外接电阻端,与CLKIN端配合,由芯片自身产生时钟脉冲。
Vin(+
您可能关注的文档
- 62589《细胞通过分裂产生新细胞》分析.ppt
- 085237_如何控制和提高单晶硅片的质量分析.ppt
- 103999_中考复习之语言篇_冯章杭分析.ppt
- 164996_117543_建设工程工程量清单计价规范2008分析.ppt
- 201411高二语文(古代文化常识)分析.ppt
- 293021_施工项目管理分析.ppt
- 8153349b1eb6f6c01622d4f395993bfe早夕会项目运作说明12页分析.ppt
- 20120926_佛山_风度广场_营销_风度城2012年执行_殷盼盼、关...分析.ppt
- 20130613_多重耐药菌监测与控制分析.ppt
- 20140628瓮安·草塘古邑项目招商策略构思分析.pptx
文档评论(0)