数字逻辑电路第6章时序逻辑电路-2详解.pptVIP

  • 21
  • 0
  • 约3.81千字
  • 约 41页
  • 2016-07-31 发布于湖北
  • 举报

数字逻辑电路第6章时序逻辑电路-2详解.ppt

第6章 时序逻辑电路 ;6.2 时序逻辑电路的设计 ;(1)分析逻辑功能要求,画符号状态转换图。 (2)进行状态化简。 (3)确定触发器的数目,进行状态分配,画状态转换图。 (4)选定触发器的类型,求出各个触发器驱动信号和电路输出的方程。 (5)检查电路能否自启动。如不能自启动,则进行修改。 (6)画逻辑图并实现电路。 ;表6―20 例6.5的状态转换和驱动真值表;图6―43 例6.5的状态转换图 ; 【例6.5】 用下降沿动作的JK触发器设计一个同步时序逻辑电路,要求其状态转换图如图6―43所示。 ? 解:在本例中,给出了编码后的状态转换图,而且从图中可以确定状态不能化简。因此,步骤(1)、(2)、(3)可以省去。根据图6―43所示的状态转换图,利用JK触发器的驱动特性,得到状态转换表和驱动信号真值表如表4―20所示。 由表6―20画出各个驱动信号的卡诺图,如图6―44所示。 ;图6―44 例6.5的卡诺图 ; 由图6―44所示的卡诺图可以很容易得到触发器的驱动方程: ; 在本电路中,除了触发器的输出外,并无其他输出信号,因此无需求输出方程。从状态转换图可以看出,所有的状态构成一个循环,电路能够自启动。 最后,根据以上求得的驱动方程,画

文档评论(0)

1亿VIP精品文档

相关文档