数电第六章教案.ppt

数电第六章教案

《数字电子技术基础》 (第五版) 教学课件 第六章 时序逻辑电路 6.2 时序电路的分析方法 6.2.1 同步时序电路的分析方法 分析:找出给定时序电路的逻辑功能 即找出在输入和CLK作用下,电路的次态和输出。 一般步骤: 电路图—写出驱动方程—代入特性方程—状态方程 —输出方程—状态转换表—状态转换图—(时 序图)—逻辑功能。 例: 4、状态转换表 5、状态转换图 6、时序图 例: (4)列状态转换表: (5)状态转换图 *6.2.3 异步时序逻辑电路的分析方法 各触发器的时钟不同时发生 例: 6.3 若干常用的时序逻辑电路 6.3.1 寄存器和移位寄存器 一、寄存器 ①用于寄存一组二值代码,N位寄存器由N个触发器组成,可存放一组N位二值代码。 ②只要求其中每个触发器可置1,置0。 例1: 例:用维-阻触发器结构的74HC175 二、移位寄存器(代码在寄存器中左/右移动) 具有存储 + 移位功能 6.3.2 计数器 用于计数、分频、定时、产生节拍脉冲等 分类:按时钟分,同步、异步 按计数过程中数字增减分,加、减和可逆 按计数器中的数字编码分,二进制、二-十进制和 循环码… 按计数容量分,十进制,六十进制… 一、同步计数器 同步二进制计数器 ①同步二进制加法计数器 原理:根据二进制加法运算规则可知:在多位二进制数末位加1,若第i位以下皆为1时,则第i位应翻转。 由此得出规律,若用T触发器构成计数器,则第i位触发器输入端Ti的逻辑式应为: ②同步二进制减法计数器 原理:根据二进制减法运算规则可知:在多位二进制数末位减1,若第i位以下皆为0时,则第i位应翻转。 由此得出规律,若用T触发器构成计数器,则第i位触发器输入端Ti的逻辑式应为: 2. 同步十进制计数器 ①加法计数器 基本原理:在四位二进制计数器基础上修改,当计到1001时,则下一个CLK电路状态回到0000。 ②减法计数器 (自学) 基本原理:对二进制减法计数器进行修改,在0000时减“1”后跳变为1001,然后按二进制减法计数就行了。 二. 异步计数器 1. 二进制计数器 ①异步二进制加法计数器 在末位+1时,从低位到高位逐位进位方式工作。 原则:每1位从“1”变“0”时,向高位发出进位,使高位翻转 ②异步二进制减法计数器 在末位-1时,从低位到高位逐位借位方式工作。 原则:每1位从“0”变“1”时,向高位发出进位,使高位翻转 2、异步十进制加法 计数器 原理: 在4位二进制异步加法计数器上修改而成, 要跳过 1010 ~ 1111这六个状态 器件实例:二-五-十进制异步计数器74LS290(90) 三、任意进制计数器的构成方法 用已有的N进制芯片,组成M进制计数器,是常用的方法。 1. N M 原理:计数循环过程中设法跳过N-M个状态。 具体方法:置零法 置数法 例:将十进制的74160接成六进制计数器 例:将十进制的74160接成六进制计数器 置数法 (a)置入0000 (b)置入1001 2. N M ①M=N1×N2 先用前面的方法分别接成N1和N2两个计数器。 N1和N2间的连接有两种方式: a.并行进位方式:用同一个CLK,低位片的进位输出作为高位片的计数控制信号(如74160的EP和ET) b.串行进位方式:低位片的进位输出作为高位片的CLK,两片始终同时处于计数状态 例:用74160接成一百进制 例:用两片74160接成一百进制计数器 ②M不可分解 采用整体置零和整体置数法: 先用两片接成 M’ M 的计数器 然后再采用置零或置数的方法 例:用74160接成二十九进制 例:用74160接成二十九进制 四、移位寄存器型计数器 1. 环形计数器 2. 扭环形计数器 五、计数器应用实例 例1,计数器+译码器→顺序节拍脉冲发生器 例2,计数器+数据选择器→序列脉冲发生器 6.4 时序逻辑电路的设计方法 6.4.1 同步时序逻辑电路的设计方法 设计的一般步骤 一、逻辑抽象,求出状态转换图或状态转换表 1. 确定输入/输出变量、电路状态数。 2. 定义输入/输出逻辑状态以及每个电路状态的含意,并对电路状态进行编号。 3. 按设计要求列出状态转换表,或画出状态转换图。 二、状态化简 若两个状态在相同的输入下有相同的输出,并转换到同一个次态,则称为等价状态;等价状态可以合并。 三、状态分配(编码) 1. 确定触发器数目。 2. 给每个状态规定一个代码。 (通常编码的取法、排列顺序都依照一定的规律) 四、选定触发器

文档评论(0)

1亿VIP精品文档

相关文档