基本知识点概述可编程逻辑器件的分类可编程逻辑器件的基本.pptVIP

基本知识点概述可编程逻辑器件的分类可编程逻辑器件的基本.ppt

  1. 1、本文档共21页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基本知识点概述可编程逻辑器件的分类可编程逻辑器件的基本

第九章 可编程逻辑器件 基本知识点 9.1概述 从逻辑功能的特点上可将数字集成电路分为通用型和专用型两大类。 数字逻辑电路课程中所介绍的中、小规模集成电路都属于通用型,它们的逻辑功能比较简单,而且固定不变。 专用型数字集成电路(ASIC———Application Specific Integrated Circuit)是为某种专门用途而设计的集成电路。它不仅能减小电路体积、重量和功耗,而且使电路的可靠性大幅提高;但是,在用量不大的情况下,设计和制造的成本很高,并且设计、制造和修订的周期均较长。 9.2 可编程逻辑器件的分类 一、可编程逻辑器件PLD的内部可编程情况 二、可编程逻辑器件的密度分类 9.3 可编程逻辑器件的基本结构 二、可编程阵列逻辑(PAL) 1.PAL的基本电路结构 2.PAL的输出电路类型 (1)专用输出结构 (2)可编程输入/输出结构 (3)寄存器输出结构 (4)异或输出结构 (5)运算选通反馈结构 三、通用阵列逻辑(GAL) 1.GAL的电路结构 我们以常用的GAL16V8为例,介绍GAL器件的一般电路结构和工作原理。 GAL16V8有一个64×32位的可编程与逻辑阵列,8个OLMC,10个输入缓冲器,8个三态输出缓冲器和8个反馈/输入缓冲器。 2.输出逻辑宏单元(OLMC) 四、可擦除的可编程逻辑器件(EPLD)的基本结构 1.EPLD的基本结构 产品AT22V10的基本电路结构和GAL类似。AT22V10有两种不同的封装形式,即双列直插式(DIP)和表面安装式(SMT)。 EPLD由于采用CMOS工艺,所以它功耗低、噪声容限大。又由于采用UVEPROM工艺,以叠栅注入MOS管作编程单元,所以它具有能够改写、可靠性高、集成度高、造价低的特点。目前EPLD的集成度可达每片1万门以上。 2.EPLD的输出逻辑宏单元 EPLD的OLMC中的D触发器增加了预置和置零功能,从而增加了使用灵活性。预置和置零工作方式可分为两大类:一类为同步工作方式,另一类为异步工作方式。 五、现场可编程门阵列(FPGA)的基本结构 9.4 可编程逻辑器件编程 1.开发系统的硬件 硬件部分包括计算机和编程器。计算机用目前一般配置的PC机就可以了。编程器是对PLD进行写入和擦除的专用装置,能提供写入或擦除操作所需要的电源电压和控制信号,并通过串行接口从计算机接收编程数据,最终写进PLD中。目前生产的编程器都有较强的通用性,可以对多种类、多型号的PLD器件进行编程。 2.开发系统的软件 PLD的编程工作可以按如下步骤进行: (1)进行逻辑抽象。 (2)选定PLD的种类和型号。 (3)选定开发系统。 (4)按编程语言的规定格式编写源程序。 (5)上机运行。 (6)卸载。 (7)测试。 * 数 字 电 子 技 术 基本知识点 概述 可编程逻辑器件的分类 可编程逻辑器件的基本结构 可编程逻辑器件编程 返回主目录 可编程逻辑器件的种类 PLA、PAL、GAL的结构特点 EPLD、CPLD、FPGA的基本概念 可组态 固定 可编程 GAL 固定 固定 可编程 PAL 固定 可编程 可编程 PLA 固定 可编程 固定 PROM 输出电路 或阵列 与阵列 类 型 Y 0 = C ⊙D 一、现场可编程逻辑阵列(FPLA)的基本结构 时序逻辑型FPLA的电路结构原理图 编程后的PAL电路实现的函数为 : * 数 字 电 子 技 术

文档评论(0)

cynthia_h + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档