实验(二)第7次课第13周P153J3研讨.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验(二)第7次课第13周P153J3研讨

电工电子实验(2)第7次课 P153J3 P150J2 一、P153J3 用标准数字电路器件中的移位寄存器设计一个序列信号发生器,其输入信号为时钟CP,输出信号为序列码F。实验任务要求是: 1.序列发生器模值M=8: 2.各个码位上的码值最右端码位为最先输出的低位: 3.测量时钟信号CP和F的波形。 4.用一片74194和其它器件实现 实验课题 P153J3-设计过程 74194是4位串入、并入-串出、并出双向移存器。其功能表如下: 功能 输 入 输 出 CR M0 M1 CP DSR DSL D0 D1 D2 D3 Qn+10 Qn+11 Qn+12 Qn+13 清除 0 × × × × × × × × × 0 0 0 0 并入 1 1 1 ↑ × × d0 d1 d2 d3 d0 d1 d2 d3 保持 1 × × 0 × × × × × × Qn0 Qn1 Qn2 Qn3 1 0 0 × × × × × × × 右移 1 1 0 ↑ 1 × × × × × 1 Qn0 Qn1 Qn2 1 1 0 ↑ 0 × × × × × 0 Qn0 Qn1 Qn2 左移 1 0 1 ↑ × 1 × × × × Qn1 Qn2 Qn3 1 1 0 1 ↑ × 0 × × × × Qn1 Qn2 Qn3 0 右移:低位往高位移、左移:高位往低位移 两片74LS194级连,预置,使用右移,从U2的QD依次输同时返送到U1的右移输入端,使其不断循环输出。图中J1置 “1” (S1S0=“11”)时,电路预置数。J1置“0” (S1S0=“01”)时,进行右移。 P153J3-设计过程-方法一 修改预置数再改S1S0=“10”,从U1的QA依次输同时返送到U2的左移输入端,使其不断循环,实现左移输出。 此类电路需预置数后再启动。为了避免预置数(加电即可产生所需序列信号)可用一片74LS194外加组合电路(门电路或数据选择器)设计。 P153J3-设计过程-方法一 74LS194加组合电路设计: 1、确定数据移动方向,填写状态表。 P153J3-设计过程-方法二 194 QD QC QB QA SR 1 0 1 1 1 0 1 1 1 0 1 1 1 0 0 1 1 0 0 0 1 0 0 0 1 0 0 0 1 0 0 0 1 0 1 0 1 0 1 1 右移:S1S0=“01”,Q端的数低位向高位移动, SR的数送QA 。 QD先输出, QC、 QB 、 QA的输出经数据反馈电路后送SR。 2、检查QC 、 QB 、 QA 八组三位码,无重码,取74194的低三位输出端可行。若有重码,74194的输出端取四位,按16种状态填写状态表。 3、根据状态表,写出SR的逻辑表达式: 4、根据逻辑表达式画出数据反馈电路。 P153J3-设计过程-方法二 5、数据反馈电路也可用74151实现: 151 / A B C D0= D2= D5= D6=1,其余为“0” / C B A D0= D2= D3= D5=1,其余为“0” 194 QD QC QB QA SR 右移时194的低三位输出端连接151的地址端,最高位不用,否则需按16种状态设计。 151的输出端W连接194的SR端。 1 0 1 1 1 0 1 1 1 0 1 1 1 0 0 1 1 0 0 0 1 0 0 0 1 0 0 0 1 0 0 0 1 0 1 0 1 0 1 1 P153J3-设计过程-方法三 输出F可在74194的任一Q端获得,最好不用数据反馈电路的输出端。因74194的两个或两个以上Q端翻转时有延时(功能冒险),使得数据反馈电路的输出有“毛刺”。 若74194采用左移:S1S0=“10”,Q端的数高位向低位移动, SL的数送QD 。 QA先输出, QD、 QC 、 QB的输出经数据反馈电路后送SL。 P153J3-设计过程-方法三 151 A B C / D0= D2= D3= D5=1,其余为“0” C B A / D0= D2= D5= D6=1,其余为“0” 194 SL QD QC QB QA 左移时194的高三位输出端连接151的地址端,最低位不用,否则需按16种状态设计。 151的输出端W连接194的SL端。 也可根据状态表写出SL的逻辑表达式,然后用门电路实现。 1 1 1 0 1 0 1 1 1 0 0 0 1 1 1 0 0 0 1 1 1 0 0 0 1 0 1 0 0 0 1 0 1 0 0 1 1 0 1 0 P153J3-设计过程-方法三 用双踪示波器同时观测CP和F 的波形。触发信源应选择F 的通道。至少显示F 一个

文档评论(0)

骨干 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档