微机原理与接口技术_02_8086微处理器的结构研讨.pptxVIP

微机原理与接口技术_02_8086微处理器的结构研讨.pptx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
微机原理与接口技术_02_8086微处理器的结构研讨

第2章 8086CPU结构与功能 微处理器的外部结构 微处理器的内部结构 微处理器的功能结构 微处理器的寄存器组织 微处理器的存储器和I/O组织 2.1 微处理器的外部结构 8086 CPU片有40个管脚,微处理器通过这些引脚 与外部的逻辑部件连接,完成信息的交换。CPU的 这些引脚信号称为微处理器级的总线,它应该能 够完成下列功能: (1)与存储器之间交换信息(指令及数据); (2)与I/O设备之间交换信息; (3)能输入和输出必要的信号。 图 2.1 微处理器的外部结构 2.1 微处理器的外部结构 按功能分,这些总线可以分为三种: (1)传送信息(指令或数据)的数据总线(DB) (2)传送地址码的地址总线(AB) (3)传送控制信号的控制总线(CB) 2.1 微处理器的外部结构 n位地址总线可有 个地址(0∽ -1)。 CPU通过地址总线输出地址码来选择某一存储单元或某一称为I/O端口的寄存器,是单向的。 一、地址总线: 地址码的位数决定了地址空间的大小。 16位地址总线 65536(64KB) 20位地址总线 1MB 32位地址总线 4GB 2.1 微处理器的外部结构 8086/8088地址总线:20位 存储器地址总线20位, 地址空间 1MB I/O地址总线16位(低16位) 地址空间 64KB 2.1 微处理器的外部结构 二、数据总线 用于CPU和存储器或I/O接口之间传送数据,是双向的。 8086 CPU的数据总线是16条,我们就说8086 CPU是16位微处理器。 微处理器数据总线的条数决定CPU和存储器或I/O设备一次能交换数据的位数,是区分微处理器是多少位的依据。 2.1 微处理器的外部结构 三、控制总线 管理总线上的活动,用来传送自CPU发出的控制信息或外设送到CPU的状态信息,大部分是单向的,也有一些是双向的。 2.1 微处理器的外部结构 2.2 微处理器的内部结构 微处理器是组成计算机系统的核心部件,它具有运算和控制的功能。具体地讲,CPU 应具有下述基本功能: 进行算术和逻辑运算; 具有接收存储器和I/O接口来的数据和发送数据给存储器和I/O接口的能力; 可以暂存少量数据; 能对指令进行寄存、译码并执行指令所规定的操作; 能提供整个系统所需的定时和控制信号; 可响应I/O设备发出的中断请求。 一、CPU内部结构及各部分功能简介 典型的 CPU 内部结构如图2.2所示。 2.2 微处理器的内部结构 I/O控制逻辑 ALU 控制器 工作寄存器 CPU 程序计数器(PC) 指令寄存器(IR) 指令译码器(ID) 控 制 逻 辑 部 件 堆栈指示器(SP) 状态寄存器(PSW) 地址寄存器 数据寄存器 ┆ ┆ 图2.2微处理器的内部结构 CPU包括 算术/逻辑运算单元(ALU) 控制器 工作寄存器 I/O 控制逻辑 地址寄存器 数据寄存器 2.2 微处理器的内部结构 1、算术逻辑运算单元ALU(Arithmetic/Logic Unit) 它是运算器的核心,几乎所有的算术运算,逻辑运算和移位操作都是由 ALU 完成的。 2.2 微处理器的内部结构 2、工作寄存器 暂存用于寻址和计算过程的信息。工作寄存器分为两组:数据寄存器和地址寄存器。 3、控制器 它是CPU的“指挥中心”,完成指令的读入,寄存,译码和执行。从图2.2中可以看出,一般微处理器中的控制器由6部分组成: 程序计数器(PC:Program Counter ) 指令寄存器(IR:Instruction Register) 指令译码器(ID:Instruction Decoder ) 控制逻辑部件:产生控制信号 处理机状态字PSW(Processor State Word ) 堆栈指针(SP) Stack Pointer 2.2 微处理器的内部结构 用于保存下一条要执行的指令的地址,即由它提供一个存储器地址,按此地址从对应存储器单元取出的内容,就是要执行的指令。 (1)程序计数器(PC) 2.2 微处理器的内部结构 保存从存储器中读入的当前要执行的指令。 (2)指令寄存器(IR) (3)指令译码器(ID) 对指令寄存器中保存的指令进行译码分析。 (4)控制逻辑部件 根据ID对指令译码的分析,发出相应的一系列的节拍脉冲和电位(控制信号),去完成指令的所有操作。 2.2 微处理器的内部结构 (5)处理器状态字(PSW) 暂存处理器当前的状态。PSW中的各位用来指示诸如算术运算结果的正/负,是否为零,是否有进位或借位,是否溢出等标志。 (

文档评论(0)

骨干 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档