威盛2015年_数字工程师研讨.docxVIP

  • 2
  • 0
  • 约2.74千字
  • 约 8页
  • 2016-08-06 发布于湖北
  • 举报
威盛2015年_数字工程师研讨

一 名词解释: DLL, AMBA ,STA,CRC(还有几个记不清了,因为别的不知道)? DLL:延时锁相环 AMBA:高速微控置总线, STA: 静态时序分析 CRC: 循环冗余校验 二 数字前端设计的基本流程以及主要工具: 前端设计的流程及使用的EDA工具如下: 1、架构的设计与验证:按照要求,对整体的设计划分模块。 ?? 架构模型的仿真可以使用Synopsys公司的CoCentric软件,它是基于System C的仿真工具。 2、HDL设计输入:设计输入方法有:HDL语言(Verilog或VHDL)输入、电路图输入、状态转移图输入。 ?? 使用的工具有:Active-HDL,而RTL分析检查工具有Synopsys的LEDA。 3、前仿真工具(功能仿真):初步验证设计是否满足规格要求。 ?? 使用的工具有:Synopsys的VCS,Mentor的ModelSim,Cadence的Verilog-XL,Cadence的NC-Verilog。 4、逻辑综合:将HDL语言转换成门级网表Netlist。综合需要设定约束条件,就是你希望综合出来的电路在面积,时序等目标参数上达到的标准;逻辑综合需要指定基于的库,使用不同的综合库,在时序和面积上会有差异。逻辑综合之前的仿真为前仿真,之后的仿真为后仿真。 ?? 使用的工具有:Synopsys的Design Compiler,Cadence的

文档评论(0)

1亿VIP精品文档

相关文档