实验七 移位寄存器及其应用.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验七 移位寄存器及其应用 一、实验目的 1. 掌握中规模4位双向移位寄存器逻辑功能及使用方法。 2. 熟悉移位寄存器的应用——环形计数器。 二、实验原理 1. 移位寄存器是一个具有移位功能的寄存器,是指寄存器中所存的代码能够在移位脉冲的作用下依次左移或右移。既能左移又有右移的称为双向移位寄存器,只需要改变左、右移的控制信号便可实现双向移位要求。根据移位寄存器存取信息的方式不同分为:串入串出、串入并出、并入串出、并入并出四种形式。 本实验选用的4位双向通用移位寄存器,型号为74LS194或CC40194,两者功能相同,可互换使用,其逻辑符号及引脚排列如图 1所示。 图 1 74LS194的逻辑符号及其引脚排列 其中D、D、D、D为并行输入端, Q、Q、Q、Q为并行输出端;S为右移串行输入端,S为左移串行输入端,S、S为操作模式控制端;为直接无条件清零端;CP为时钟脉冲输入端。74LS194有5种不同操作模式:即并行送数寄存,右移(方向由Q→Q),左移(方向由Q→Q),保持及清零。S、S和端的控制作用如表 1所示。 表 1 2.移位寄存器应用很广,可构成移位寄存器型计数器;顺序脉冲发生器;串行累加器;可用作数据转换,即把串行数据转换为并行数据,或把并行数据转换为串行数据等。本实验研究移位寄存器用作环形计致器和串行累加器的线路及其原理。 (1) 环形计数器:把移位寄存器的输出反馈到它的串行输入端,就可以进行循环移位,如图 2所示,把输出端Q和右移串行输入端S相连接,设初始状态QQQQ=1000,则在时钟脉冲作用下QQQQ将依次变为0100→0010→0001→1000→……,可见它是具有四个有效状态的计数器,这种类型的计效器通常称为环形计数器。图 2电路可以由各个输出端输出在时间上有先后顺序的脉冲,因此也可作为顺序脉冲发生器。 图 2 (2)串行累加器(了解内容) 累加器是由移位寄存器和全加器组成的一种求和电路,它的功能是将本身寄存的数和另一个输入的数相加,并存放在累加器中。 图 3是由二个右向移位寄存器、一个全加器和一个进位触发器组成的串行累加器。 设开始时,被加数A=0A…A和加数B=0B…B已分别存入N+1位累加数移位寄存器和加数移位寄存器。再设进位触发器D已被清零。 在第一个CP脉冲到来之前,全加器各输入、输出端的情况为:A=A,B=B,C=0,S=A+B+0=S,C=C。当第一个CP脉冲到来后,S存入累加移位寄存器的最高位,C存入进位触发器D端,且两个移位寄存器中的内容都向右移动一位。全加器输出为:S=A+B十C=S,C=C。 图 3 串行累加器结构框图 在第二个脉冲到来后,两个移位寄存器的内容又右移一位,S存入累加和移位寄存器的最高位,原先存入的S进入次高位,C存入进位触发器Q端,全加器输出为:S=A+B+C, C=C。 如此顺序进行,到第N+1个CP时钟脉冲后,不仅原先存入两个移位寄存器中的数已被全部移出,且A、B两个数相加的和及最后的进位C也被全部存入累加和移位寄存器中。若需要继续累加,则加数移位寄存器中需再一次存入新的加数。 中规模集成移位寄存器,其位数往往以4位居多,当需要的位数多于4位时,可把几块移位寄存器用级联的方法来扩展位数。 三、实验设备及器件 1、数字电路实验箱 2、双踪示波器 3、万用表 4、74LS194(CC40194)×1 四、实验内容 测试74LS194(或CC40194)的逻辑功能 按图 4接线,即、S、S、S、S、D、D、D、D分别接至逻辑开关的输出插口;Q、Q、Q、Q接至LED逻辑电平显示输入插口。CP端接(正或负)单次脉冲源输出插口。按表9-9-2所规定的输入状态,逐项进行测试。 图 4 741S194逻辑功能测试 (1)清除:令=0,其它输入均为任意态,这时寄存器输出Q、Q、Q、Q均为0。清除后,置=l。 (2)送数:令=S=S=1,送入任意4位二进制数,如DDDD=abcd,加CP脉冲,观察CP=0、CP由0→1、CP由l→0三种情况下寄存器输出状态的变化,观察寄存器输出状态变化是否发生在CP脉冲的上升沿。 (3)右移:清零后,令=l,S=0,S=l,由右移输入端S送入二进制数码如0100,由CP端连续加4个脉冲,观察输出情况,记录之。 (4)左移:先清零或预置,再令=l,S=1,S=0,由左移输入S送入二进制数码如1111,连续加四个CP脉冲,观察输出端情况,记录之 表 2 (5)保持:寄存器预置任意4位二进制数码abcd,令=l,S=S=0,加CP脉冲,观察寄存器输出状态,记录之。 2. 循环移位 将实验内容1接线参照图 2进行改接。用并行送数法预置寄存器为某二进制数码(如0100),然

文档评论(0)

麻将 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档