- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
《电子设计自动化技术A》乐曲发生电路的设计
学院:微电子与固体电子学院
专业:集成电路与集成系统设计
姓名: 崔云凯2012032030018
唐 雄 2012032030024
设计要求
设计原理
使用器件
功能模块
顶层设计
FPGA仿真
总结
一、用FPGA实现8位计数器功能
在电子技术实验中,我们刚刚做了两位数码管显示计数器的实验,所以思路已经很清楚了。大的发方面主要是数码管扫描显示和计数器两个功能的实现,从细的方面讲有:时钟分频模块、计数模块和数码管扫描与显示模块。
8位计数器扫描电路原理:数码管显示由7段译码实现;扫描由位选同步显示实现。
1、时钟分频模块
计数时钟频率4HZ,扫描频率为50Hz,代码如下:
library IEEE;
use IEEE.STD_LOGIC_1164.all;
USE IEEE.STD_LOGIC_UNSIGNED.ALL;
entity div is
port(clk2,clr:in std_logic;
div400Hz: out std_logic;
div400Hz_16:out std_logic);
end div;
--}} End of automatically maintained section
architecture sing of div is
signal cnt24:std_logic_vector(23 downto 0);
begin
process(clk2,clr)
begin
if(clr=1)then
cnt24=000000000000000000000000;
elsif(clk2event and clk2=1)then
if( cnt24=100000010011001100000000)then --4Hz
cnt24= 000000000000000000000000 ;
else
cnt24=cnt24+1;
end if;
end if;
end process;
div400Hz=cnt24(23); --4Hz
div400Hz_16=cnt24(15); --400Hz
end sing;
3、计数模块
该模块很简单,用四位二进制实现0~9的计数功能和进位功能,代码如下:
library IEEE;
use IEEE.STD_LOGIC_1164.all;
use IEEE.STD_LOGIC_UNSIGNED.all;
entity count10en is
port(
clr : in STD_LOGIC;
clk : in STD_LOGIC;
en : in STD_LOGIC;
q:out STD_LOGIC_VECTOR(3 DOWNTO 0);
co : out STD_LOGIC );
end count10en;
--}} End of automatically maintained section
architecture try of count10en is
signal count_4:std_logic_vector(3 downto 0);
begin
q=count_4;
co=count_4(0) and count_4(3); --满9进位
process(clk,clr)
begin
if(clr=1)then
count_4=0000;
elsif(clkevent and clk=1)then
if(en=1)then
if(count_4=1001)then
count_4=0000;
else count_4=count_4+1;
end if;
end if;
end if;
end process;
-- enter your statements here --
end try;
3、数码管扫描与显示模块
其功能是将计数器的四位输入转换为数码管0~9的显示,将数码管的数字用高频(50Hz)扫描的方式呈现。
LIBRARY IEEE;
USE IEEE.STD_LOGIC_1164.ALL;
USE IEEE.STD_LOGIC_UNSIGNED.ALL;
ENTITY scan IS
PORT(CLK,clr : IN STD_LOGIC
您可能关注的文档
最近下载
- 2025青岛版小学科学三年级上册1-5《制作动物分类图册》(教学课件)(新教材).pptx
- 标准图集-17J008 挡土墙(重力式、衡重式、悬臂式) 无水印.pdf VIP
- JJF(陕) 048-2021 一体化振动变送器校准规范.docx VIP
- 退药申请单.doc VIP
- 2025年中国镁铝尖晶石行业投资前景及策略咨询研究报告.docx
- 农牧民培训国家通用语言.pptx
- 2022年度国铁集团质量安全红线检查迎检实施方案(最终版) (2).pdf VIP
- 六年级数学上册第一单元圆基础测试题北师大.doc VIP
- (高清版)B/T 42584-2023 信息化项目综合绩效评估规范.pdf VIP
- 《建筑给水复合管道工程技术规程》CJJ@T155-2011.pdf VIP
文档评论(0)