- 60
- 0
- 约小于1千字
- 约 5页
- 2016-08-27 发布于重庆
- 举报
* 实验三 (1)JK触发器设计及实现 (2)同步RS触发器设计及实现 一、实验目的: 1、熟练掌握Quartus II软件,并用其完成触发器的设计和测试。 2、初步掌握用VHDL语言设计简单程序。 二、实验设备 1、计算机,WindowsXP以上操作系统。 2、Quartus II仿真软件。 三、真值表与实验图 0 1 1 1 ↑ 1 1 1 0 1 1 ↑ 1 1 1 1 0 1 ↑ 1 1 1 0 0 1 ↑ 1 1 0 1 1 0 ↑ 1 1 0 0 1 0 ↑ 1 1 1 1 0 0 ↑ 1 1 0 0 0 0 ↑ 1 1 0 1/0 * * * 0 1 1 1/0 * * * 1 0 Qn+1 Qn K J CLK RESET SET 1、JK触发器 2、RS触发器 1 1 1 1 * 不允许 0 1 1 1 0 1 0 1 1 0 0 0 1 1 1 1 1 0 1 1 0 1 0 1 1 1 0 0 1 0 0 0 0 1 Qn+1 Qn S R CP 实验图 *
原创力文档

文档评论(0)