可编程器件实现卷积编码和译码的初步实现论文 毕设论文.docVIP

  • 2
  • 0
  • 约 33页
  • 2016-08-30 发布于辽宁
  • 举报

可编程器件实现卷积编码和译码的初步实现论文 毕设论文.doc

可编程器件实现卷积编码和译码的初步实现论文 毕设论文

目录 第一章 绪 论 1 1.1卷积码及卷积编码技术的应用 1 1.1.1卷积码概述 1 1.1.2卷积码技术的应用 2 1.2可编程器件概述 2 1.2.1 FPGA概述 3 1.2.2 FPGA设计 5 1.2.3 FPGA技术的发展趋势 5 第二章 卷积码的编码研究 7 2.1卷积编码的基本原理 7 2.2卷积码的生成矩阵 8 2.3卷积编码的FPGA实现 9 2.3.1 MAX+PLUSSII应用简介 9 2.3.2 基于MAX+PLUSSII平台实现卷积码编码 11 第三章 卷积码的译码研究 17 3.1卷积译码的基本方法 17 3.1.1 码树 17 3.1.2 状态图 18 3.1.3网格图 18 3.2 Viterbi译码算法 19 3.2.1 最大似然算法原理 19 3.2.2 Viterbi译码基本原理 20 3.3卷积码的Viterbi译码FPGA实现 22 30 第四章 研究小结与心得体会 31 4.1分析小结 31 4.2收获体会 31 参 考 文 献 32 第一章 绪 论 1.1卷积码及卷积编码技术的应用 卷积码又称连环码,它是麻省理工学院的P.Elias于1955年发明的一种非分组码,它和分组码有着明显的区别。在同等码率和相似的纠错能力下,卷积码的实现往往要比分组码简单,但卷积码没有分组码那样严密的数学分析手段,目前大多是通过计算机进行好码的

文档评论(0)

1亿VIP精品文档

相关文档