操作系统的串行接口电路设计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
操作系统的串行接口电路设计

操作系统的串行接口电路设计 0 引 言 根据实验任务的需要,实现上位机与下位机之间的快速数据传输,构建了以S3C4510B芯片为核心,配以存储容量为2M的Flash存储器,存储容量为16M的SDRAM寄存器,成功的将以串行接口电路为信息交换窗口的嵌入式系统应用到实际工程中。 1 硬件电路设计 1.1 Flash存储器接口电路设计 本系统选用了一片HY29LV160,其单片存储容量为2M字节,用于存放程序代码,系统上电或复位后从此处获取指令开始执行。因此,若要将Flash存储器配置到指定路径下,需在硬件设计时考虑存储器CE端、OE端、BYTE位的连接方式[1][2],本系统电路连接方式如图1所示。 图1 Flash存储器设计电路 1.2 串行接口电路设计 串口电路在本系统中用于完成最终的通信功能,由于RS-232标准所定义的高、低电平信号与本系统所选用的硬件不同,因此,在硬件设计时,选用了MAX232芯片作为电平转换器,具体硬件连接方式如图2所示。 图2 串行接口设计电路 2 针对硬件设计的uClinux内核修改 2.1 片内寄存器的修改 在hardware.h中定义了本系统的时钟频率为50 MHz: #define fMCLK_MHz 50 * MHz 通过ROM/SRAM/Flash Bank0 与DRAM/SDRAM/Bank0 ,分别定义了16位数据宽度与 32位数据宽度[3]。 # define DSR 2 0 # define DSD 3 12 2.2 cnofig.in与hardware.h文件的修改 为满足本系统所需的存储器空间,对config.in文件与hardware.h文件进行修改: #define ROM_BASE0 0 16 10 # define SDRAM_BASE0 0 16 10 #define SDRAM_NEXT0 0x0座机电话号码 16 20 #define ROM_NEXT0 0 16 20 2.3 Makefile文件的修改 在Makefile文件中,需要修改uClinux的运行地址,即程序开始执行的地址,也即Flash中前64K的位置。具体方式如下: ZREALADDR 0ZTEXTADDR 02.4 配置文件的修改 为了控制配置文件的显示[4]与编译内核时的宏,符合本系统所设计的16M的SDRAM需求,对配置文件进行如下修改: FLASH_MEM_BASE 02.5 波特率的设定 内核默认的波特率是19200,N,8,1,无流控。与本系统相符,因此不需要改动。 通过make image指令对内核进行编译,系统可以成功运行。至此,根据文中所设定的硬件环境,针对uClinux内核的裁剪已经全部完成,基于uClinux嵌入式操作系统的串行接口电路可以成功的将编译后内核程序烧入到Flash芯片中,并进行上位机与下位机之间的正常通信。 3 总结 文中针对特定的硬件设计,详细介绍了基于uClinux嵌入式操作系统的串行接口电路设计方法,随着嵌入式系统的普及,像uClinux这种内核裁剪灵活的操作系统,必将应用到越来越多的工程领域。

文档评论(0)

haocen + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档