日期倒计时显示牌设计11.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
日期倒计时显示牌设计11.doc

辽 宁 工 业 大 学 数字系统综合实验 课程设计(论文) 题目: 日期倒计时显示牌设计 院(系): 电子与信息工程学院 专业班级: 学 号: 学生姓名: 指导教师: 教师职称: 起止时间: 课程设计(论文)任务及评语 院(系):电子与信息工程学院        教研室:通信工程 学 号 学生姓名 专业班级 课程设计(论 文)题 目 日期倒计时显示牌设计 课程设计(论文)任务 设计日期倒计时显示牌,能够手动调整起始显示时间,最大倒计时天数365天,并用MAX+PLUSⅡ验证设计的正确性。 设计要求: 1.熟练掌握组合逻辑电路的设计思路和方法; 2.熟练掌握MAX+PLUSⅡ原理图输入方法; 3.熟练掌握MAX+PLUSⅡ仿真方法并对设计进行仿真验证,直至得出正确的设计方案; 4.熟练掌握MAX+PLUSⅡ编程下载方法并利用EDA实验箱验证设计的正确性; 5.熟练掌握计数器的设计方法。 报告要求: 1.能够对原理及设计方案进行适当的说明; 2.按照给定的模板要求完成设计报告。 指导教师评语及成绩 平时成绩(20%): 论文成绩(50%): 答辩成绩(30%): 总成绩 : 指导教师签字: 学生签字: 年 月 日 目录 1设计步骤 1 1.1设计题目及描述 1 1.2电路原理说明 1 1.3原理图设计 1 1.3.1双刀双掷开关的设计 1 1.3.2倒计时电路的设计 2 1.3.3综合设计 3 2仿真测试 4 3分析总结 6 3.1电路设计分析 6 3.1.1电路优点 6 3.1.2电路不足之处 6 3.1.3设计电路改进 6 3.1.4总结 6 参考文献 8 1设计步骤 1.1设计题目及描述 设计题目:日期倒计时显示牌设计 题目描述:设计日期倒计时显示牌,能够手动调整起始显示时间,最大倒计时天数365天,并用MAX+PLUSⅡ验证设计的正确性。 1.2电路原理说明 要想设计出一个计时电路来,就必然要用到脉冲发生器。本实验中由于要求做的是倒计时电路,计时是以天为单位,原则上来说就要求设计出一个周期为1天的脉冲发生器。但是由于我们这个实验的目的是学会用软件来设计电路,为了便于检验实验结果,我们将其频率设计成1HZ。既然是倒计时电路,那就必然要用到计数器,将三个计数器设计成十进制减计数的方式,这样就可以实现倒计时的功能。将三个计数器分别预置为3、6、5,并且把其预置端连在一起,这样通过预置端置“1”或“0”就可以实现预置的功能;同理,将所有的清零端连在一起,就可以实现同步清零。然后,用脉冲发生器发出的脉冲去控制计数器的计数,将数字通过译码后用数码管显示出来,这样就实现了所要求的全部功能。 1.3原理图设计 在这里我们首先用与非门等完成双刀双掷开关的设计;然后再设计出三位倒计时电路,绘制电路图,然后将这两部分整合起来就完成了总体的电路图设计。 1.3.1双刀双掷开关的设计 用与非门等实现预置功能 图1.1 与非门等实现预置功能 1.3.2倒计时电路的设计 这里要求我们设计出来的计数器必须满足以下条件:1.三位计数器;2.十进制;3.减计数。我们选择74LS192来进行设计。 表1 74LS192功能表 CP+ CP- LD Cr QD QC QB QA * * ↑ 1 1 * * 1 ↑ 1 * 0 1 1 1 1 0 0 0 0 0 0 0 0 D C B A 加法计数 减法基数 保持 74LS192的功能真值表如上表所示。 图1.2 三位十进制减计数单元电路 由于我们在这里要用到的是减计数,所以我们将其CP+端固定接1,将脉冲加到CP-端。将U3的借位端接到U2的CP-,同理,将U2的借位端接到U1的CP-,这样就可以实现三位十进制的减计数。 但是我们还需要将数字显示出来,这样结果才便于观察。这就需要将计数器输出端接到译码器,译码后通过三位时钟显示器显示出来。 分析完了设计的方法和思路,现在就该具体动手实际操作了。我

文档评论(0)

dmz158 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档