- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
采用全数字接收机的航管二次雷达系统研究.doc
采用全数字接收机的航管二次雷达系统研究
摘 要:全数字接收机技术的应用越来越广泛,本文给出了一种采用全数字接收机技术的航管二次雷达系统方案,对系统中全数字接收机部分进行了重点论述。经实际使用,证明了全数字接收机技术应用于航管二次雷达系统中是可行的。
关键词:航管二次雷达 全数字接收机 直接数字合成
中图分类号:TN959.2 文献标识码:A 文章编号:1672-3791(2014)08(b)-0010-01
航管二次雷达是应用于传统空中交通管制系统中的重要设备,可对空中合作目标进行有效监视,能够向管制中心提供目标的方位、距离、A代码和气压高度等信息,具有S模式的二次雷达与普通A/C模式的二次雷达相比,不仅可以提供更好的监视能力,还可以提供空中和地面的数据链接能力[1],增强地面与空中目标的信息交互。
航管二次雷达工作于L波段,最初采用的是视频采样技术。随着雷达接收机技术的发展,出现了数字中频采样技术,该技术已经十分成熟,因此视频采样技术逐渐被数字中频技术替代。近年来,雷达接收机的数字化水平越来越高,超高速数字电路技术迅速发展,目前L波段的全数字化接收机技术已经逐步成熟。本文介绍了采用全数字化接收机技术的航管二次雷达系统的组成和原理,重点介绍了系统中的全数字接收机部分,并在实际的项目中对该系统进行了验证。
1 航管二次雷达系统概述
1.1 系统组成
航管二次雷达一般由天线系统(包括天线、天线座和伺服系统)、馈线系统、发射机、接收机、信号处理器、数据处理器和显示与控制单元组成。
1.2 系统工作原理
(1)二次雷达询问信号的产生。
在航管二次雷达的显示与控制单元界面上可以对二次雷达的工作模式进行设置,该设置命令发给二次雷达的数据处理器,数据处理器将命令转发给信号处理器的定时模块,由定时模块产生询问脉冲序列,送往接收机的激励模块进行调制,产生的激励信号送发射机进行功率放大,得到大功率的射频信号,该射频信号经馈线系统传输至天线,由天线向空间辐射。
(2)二次雷达对应答信号的接收与处理。
飞机上的应答机接收到询问信号后,会对询问信号进行模式判别,然后根据询问模式产生相应的应答脉冲序列,再对应答脉冲序列进行调制和功率放大,形成大功率射频信号,送往应答机天线,由天线向空间辐射。
二次雷达的天线接收到应答信号后,通过馈线系统将应答信号送入接收通道,根据系统方案的不同,接收通道可以输出射频信号,也可以输出中频信号或视频信号,送入信号处理器做应答预处理、应答处理,处理形成的应答报告送往数据处理器进行点、航迹处理,最终形成航迹报告,送往显控终端或管制中心进行显示。
2 采用全数字接收机的航管二次雷达系统设计
2.1 全数字接收机与信号处理器功能模块划分
全数字接收机由模拟部分和数字部分两部分组成。
(1)模拟部分。
模拟部分对天线来的射频应答信号进行滤波和低噪声放大,对数字部分产生的D/A输出信号进行滤波和放大,另外还产生系统所需的时钟。
(2)数字部分。
数字部分对定时模块产生的基带信号进行数字上变频和D/A转换,对模拟部分输出的放大后的射频应答信号进行射频A/D采样和数字下变频。
与全数字接收机相匹配的信号处理器的组成及模块划分与传统的航管二次雷达信号处理器相同:均由定时模块、应答预处理模块和应答处理模块组成,完成询问序列的产生和应答处理功能。其不同之处在于定时模块产生的询问序列的信号形式不同:传统的定时模块产生的是脉冲框架,采用DDS方式的定时模块产生的是数字化的I/Q序列。
2.2 全数字接收机与信号处理器硬件设计
本系统中将接收机模拟部分的功能合并为一个模块,接收机数字部分与信号处理器集成在一块印制板上。
接收机模拟部分由滤波和放大电路、激励放大电路和时钟源组成;数字部分由两块FPGA、DAC和射频ADC组成[3]。(在FPGA中完成数字上变频、数字下变频、定时和应答处理功能)。
数字上变频的功能包括滤波、内插和混频,即将数字I/Q序列分别通过FIR内插成型滤波器,将数据的采样频率提高到射频采样频率,NCO产生两路完全正交的数字离散载波,保证调制时I、Q两路数据完全正交[4]。合成后的信号送DAC,产生模拟的激励信号。
数字下变频的功能包括混频、滤波和抽取,即将射频数字信号变成零中频数字信号,通过滤波器将需要的信号滤出来,通过抽取将数据速率尽可能降低[3]。
2.3 全数字接收机与信号处理器的工作过程
全数字接收机的工作过程为:
定时器产生正交调制的I/Q数据,然后进行数字上变频、D/A转换、带通滤波、放大,形成1030MHz的激励信号送发射机;
文档评论(0)