实验一QUARTUSII入门和分频器设计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验一QUARTUSII入门和分频器设计

实 验 报 告 课程名称 EDA技术与VHDL设计 实验项目 Quartus II 入门 实验仪器 计算机、Quartus II 系 别 信息与通信工程学院 专 业 电子信息工程 班级/学号 电信1201 / 2012010970 学生姓名 张宗男 实验日期 成 绩 指导教师 实验一 QUARTUS II入门和分频器设计 一、实验目的 掌握QUARTUS II工具的基本使用方法; 掌握FPGA基本开发流程和DE2开发板的使用方法; 学习分频器设计方法。 二、实验内容 1.运用QUARTUS II 开发工具编写简单LED和数码管控制电路并下载到DE2 实验开发板。 2.在QUARTUS II 软件中用VHDL语言实现十分频的元器件编译,并用电路进行验证,画出仿真波形。 三、实验环境 1.软件工具:QUARTUS II 软件;开发语言:VHDL; 2.硬件平台:DE2实验开发板。 四、实验过程 1.设计思路 (1)、 18个开关控制18个LED灯,通过低位四个开关的‘1’‘0’控制LED灯上7段灯的显示 、 实现10分频IF(count=1001) THEN count=0000; clk_temp=NOT clk_temp; 达到9的时候,把“0000”给到cout,然后clk_temp 信号翻转,从而实现10分频。 2.VHDL源程序 (1)、 LIBRARY ieee; USE ieee.std_logic_1164.all; ENTITY e_zhangzongnan IS PORT(SW :IN STD_LOGIC_VECTOR(0 TO 17); HEX0 :OUT STD_LOGIC_VECTOR(0 TO 6); LEDR :OUT STD_LOGIC_VECTOR(0 TO 17)); END e_zhangzongnan; ARCHITECTURE Behavior OF e_zhangzongnan IS SIGNAL temp :STD_LOGIC_VECTOR(0 TO 3); BEGIN LEDR=SW; temp(3)=SW(0); temp(2)=SW(1); temp(1)=SW(2); temp(0)=SW(3); PROCESS(temp) BEGIN CASE temp IS WHEN 0000=HEX0=0000001; WHEN 0001=HEX0=1001111; WHEN 0010=HEX0=0010010; WHEN 0011=HEX0=0000110; WHEN 0100=HEX0=1001100; WHEN 0101=HEX0=0100100; WHEN 0110=HEX0=0100000; WHEN 0111=HEX0=0001111; WHEN 1000=HEX0=0000000; WHEN 1001=HEX0=0000100; WHEN OTHERS=HEX0=1001000; END CASE; END PROCESS; END Behavior; (2)、 LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL;USE IEEE.STD_LOGIC_UNSIGNED.ALL; ENTITY f_zhangzongnan IS PORT(clk: IN STD_LOGIC; clk_div10: OUT STD_LOGIC); END ENTITY f_zhangzongnan; ARCHITECTURE rtl OF f_zhangzongnan IS SIGNAL coun

文档评论(0)

kabudou + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档