第6章嵌入式系统架构.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第6章嵌入式系统架构

S3C44B0X处理器 功能模块与总线结构 设备控制器 设备控制器设备侧接口 设备控制器寄存器 1. 功能模块与总线结构 S3C44B0X是三星公司的一款基于ARM7TDMI内核,主频率为60MHz的通用处理器,片内集成了如下功能模块: 8KB cache; 存储器控制器; 1个LCD 控制器; 2 个UART控制器; 1个IIC 接口控制器; 1个IIS 接口控制器; 1个SIO接口控制器; 8 路10bit ADC; S3C44B0X处理器 功能模块与总线结构 设备控制器 设备控制器设备侧接口 设备控制器寄存器 2. 设备控制器 设备控制器是CPU核与外部设备间的桥接器,在CPU侧与设备侧各有一个接口 2. 设备控制器 设备控制器还应包括数据、控制与状态三类寄存器 S3C44B0X处理器 功能模块与总线结构 设备控制器 设备控制器设备侧接口 设备控制器寄存器 3. 设备控制器设备侧接口 160LQFP/160FBGA封装 S3C44B0X处理器 功能模块与总线结构 设备控制器 设备控制器设备侧接口 设备控制器寄存器 4. 设备控制器寄存器 控制器的寄存器有控制寄存器、状态寄存器与数据寄存器三类 控制寄存器用于接受CPU核的命令,对命令进行译码,产生设备控制信号 状态寄存器用于存储设备的状态,供CPU核查询; 数据寄存器用于存储CPU核写往设备的数据或设备向CPU核提供的数据。 S3C44B0X功能模块-复习 ARM7TDMI RISC CPU core,0.25um CMOS ARM7TDMI +8KB cache 存储控制器 LCD 控制器 2 通道UART, 1个rDA1.0 1个 IIC 接口 1个IIS 接口 8 通道10bit ADC 5xPWM定时器1路内部定时器 71个通用I/O端口 8个外部中断 4个DMA 看门狗定时器 电源控制器 实时时钟 RTC S3C44B0X与S3C2410A 比较 ARM920T core, 0.18um CMOS 16KB I-Cache+16KB D-Cache+MMU External memory controller SDRAM Control and Chip Select logic LCD controller up to 4K color STN and 256K color TFT with 1-ch LCD-dedicated DMA 4-ch DMAs with external request pins 3-ch UART IrDA1.0, 16-Byte Tx FIFO, and 16-Byte Rx FIFO / 2-ch SPI 1-ch multi-master IIC-BUS/1-ch IIS-BUS controller S3C44B0X与S3C2410A 比较 SD Host interface version 1.0 Multi-Media Card Protocol 2-port USB Host /1- port USB Device ver 1.1 4-ch PWM timers 1-ch internal timer Watch Dog Timer 117-bit general purpose I/O ports 24-ch external interrupt source Power control: Normal, Slow, Idle and Power-off mode 8-ch 10-bit ADC and Touch screen interface RTC with calendar function On-chip clock generator with PLL 嵌入式系统硬件结构 单总线结构 多总线结构 1. 单总线结构 嵌入式系统硬件由微处理器、总线、控制器与设备组成。最简单的结构是单总线结构,存储器、LCD与键盘等设备都通过其控制器挂接到一组总线上与CPU核进行通信。 单总线结构过于简单,通常用于揭示嵌入式系统硬件结构原理,实际嵌入式系统的硬件结构远比单总线复杂,是一种多总线结构 2. 多总线结构 包含一组以上总线的嵌入式系统硬件结构称为多组总线结构,简称多总线结构。实际的嵌入式系统硬件结构往往为多总线结构。 多总线的具体结构形式主要取决于所用微处理器的总线结构与外设情况。 为便于阐明嵌入式系统硬件结构,同时也不失一般性,我们选择三星公司的S3C44B0X为嵌入式微处理器,并假设我们的嵌入式系统具有下列外设: 1个复位开关; 1个RS232串口; 2. 多总线结构 2MB Flash; 8MB SDRAM;

文档评论(0)

peain + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档