基于FPGA+DSP的数字中频收发机的设计.docVIP

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA+DSP的数字中频收发机的设计.doc

基于FPGA+DSP的数字中频收发机的设计   摘 要: 基于数字下/上变频的原理,以FPGA+DSP为核心提出了一种高性能数字中频收发机的实现方案。首先阐述了直接数字下变频和数字上变频的实现原理,提出了延时校正滤波器的设计方法和滤波系数。之后探讨了模数转换器采样电路、数字下/上变频的FPGA设计逻辑、DSP数据读写和处理流程、数模转换器转换及滤波电路的实现方法。最后对实际系统进行了回环测试,测试结果表明该系统具有良好的实时性。   关键词: 数字中频收发机; FPGA+DSP; 数字下变频; 数字上变频   中图分类号: TN85?34 文献标识码: A 文章编号: 1004?373X(2016)15?0078?03   Abstract: On the basis of the theories of digital down?conversion (DDC) and digital up?conversion (DUC), a high?performance digital intermediate frequency (IF) transceiver is proposed, which takes FPGA+DSP as the core. The implementation theories of direct DDC and DUC are expounded, and the design method and filtering coefficient of the delayed correcting filter are put forward. And then the implementation methods of ADC sampling circuit, FPGA design logic of DDC/DUC, DSP data read?write and processing flow, DAC conversion circuit and filtering circuit are discussed. The actual system was tested with loopback mode. The test results prove that the system has good real?time performance.   Keywords: digital IF transceiver; FPGA+DSP; DDC; DUC   0 引 言   目前,无线电通信领域存在着多种通信体系并存的现象,并且各种标准竞争激烈,频率资源紧张[1]。未来的无线通信设备需要充分利用频率资源,将多种无线通信系统融合到一起,适应各种标准,从而实现多频段多模式,而数字中频技术为解决这些问题提供了有效的方法。   数字中频技术能够在同一硬件平台上通过重新配置软件实现对不同体制和模式的通信数据的处理,具有很好的通用性和灵活性,并使系统更易于互联和升级,而软件无线电为数字中频的实现提供了一种思路。   软件无线电是基于通用的硬件平台,用软件实现无线通信的一门技术,由于其具有很强的开放性和可重构性,从而在无线通信领域得到了广泛的应用[2]。理想情况下,软件无线电要求ADC,DAC等器件直接工作在射频频段,目前,受成本和技术条件的限制,在设计收发机时一般采用两级混频结构[3]:射频频段的混频在模拟域实现,中频频段的混频在数字域实现。本文针对中频信号的数字域处理,基于FPGA+DSP提出了一种高性能数字中频收发机的方案。   1 理论分析   数字中频模块的主要功能是实现数字信号在基带和中频之间的转换;同时为了减轻DSP的处理压力,数字中频处理还起到了采样率转换的作用。与传统的模拟收发机相比,数字中频收发机主要有以下几方面的优点:   (1) 减少了模拟电路的非线性失真、增益变化、温漂和直流漂移等影响;   (2) 体积小、重量轻,便于生产和调试;   (3) 采用数字混频实现正交解调,几乎可以做到绝对正交,并避免了模拟混频产生的寄生信号和交调失真;   (4) 参数配置灵活,数据能灵活处理和长期保存。   其中,数字中频模块由数字下变频器和数字上变频器两部分构成,数字下/上变频的实现方案如图1所示。   1.1 直接数字下变频   数字下变频的主要目的是经过数字混频将A/D转换输出中频信号搬移至基带,然后通过抽取、滤波完成信道提取任务。   1.2 I,Q两路基带信号延时校正滤波   本文讨论的数字中频收发机的中频[f0=]120 MHz,带宽[B=]40 MHz。取[m=1,]则采样频率[fs=]160 MHz。在设计延时校正滤波器时,首先基

您可能关注的文档

文档评论(0)

ganpeid + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档