时序逻辑电路、施密特电路.pptVIP

  1. 1、本文档共23页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
时序逻辑电路、施密特电路

6.4 同步时序逻辑电路的设计方法 6.4.1 简单同步时序逻辑电路的设计 简单时序逻辑电路:是指用一组驱动方程、状态方程和输出方程完全可以描述其逻辑功能的电路。 设计的一般步骤 一、分析设计要求,找出电路应有的状态转换图或状态转换表 1. 确定输入/输出变量、电路状态数。 2. 定义输入/输出逻辑状态以及每个电路状态的含义,并将电路状态顺序进行编号。 3. 按设计要求实现的逻辑功能画出电路的状态转换图或列出状态转换表。 二、状态化简 若两个电路状态在相同的输入下有相同的输出,并转向同一个次态,则称为等价状态;等价状态可以合并。 三、状态编码 1. 确定触发器数目。2n-1 ? M ? 2n 2. 给每个状态规定一个n位二进制代码。 (通常编码的取法、排列顺序都依照一定的规律) 四、从状态转换图或状态转换表画出次态卡诺图,然后求出电路的状态方程,驱动方程和输出方程。 五、根据得到的驱动方程和输出方程画出逻辑图。 六、检查所设计的电路能否自启动。 例:设计一个串行数据检测电路。正常情况下串行的数据不应连续出现3个或3个以上的1。当检测到连续3个或3个以上的1时,要求给出“错误”信号。 解:一、首先进行逻辑抽象,建立电路的状态转换图 取输入数据为输入变量,用A表示;取检测结果为输出变量,用Y表示;正常时Y=0、有错时Y=1。 设电路没有输入1之前状态为S0,输入一个1以后状态为S1,连续输入两个1以后状态为S2,连续输入3个或3个以上1以后状态为S3 二、状态化简 等价状态:若两个电路状态在相同的输入下有相同的输出,并且转向同一个次态,则称这两个状态为等价状态。 观察发现:S2、S3是等价状态 三、规定电路状态的编码 取n=2,取Q1Q0的00、01、10为S0、S1、S2 ; 七、检查电路能否自启动 6.5 时序逻辑电路中的竞争—冒险现象 分为两类: * 由组合逻辑电路的竞争—冒险所引起。产生的输出脉冲噪声不仅影响整个电路的输出,还可能使存储电路产生误动作。 如果存储电路中触发器的输入信号和时钟信号在状态变化时配合不当,也可能导致触发器误动作。 分析图6.5.1 集成施密特触发器 * S0 S1 S3 S2 1/0 1/0 1/1 0/0 0/0 0/0 1/1 0/0 四、填写次态卡诺图,且化简得到状态方程 五、选用JK触发器,求方程组 六、画逻辑图 能自启动 将无效状态 代入状态方程和输出方程计算,得到 A=1时次态转为10、输出为1;A=0时次态转为00、输出为0。 6.4.2 复杂时序逻辑电路的设计 采用层次化结构设计方法 自顶向下 自底向上 无论哪一种做法,首先都需要将整个电路逐级划分为若干比较简单的、容易实现的功能模块,每个模块实现一定的逻辑功能。 在比较复杂的时序逻辑电路中,通常还必须设计一个控制电路,用来控制这些模块电路按照规定的时序运行。通常把这种含有控制模块的数字电路称为数字系统。 一般用自底向上的方法设计,则用已有的标准化中、小规模集成电路完全可以实现每一个底层模块的功能。 例6.4.3 设计一个简单的电子钟,要求以十进制数显示时、分、秒,并具有时、分、秒校准功能。 解:根据设计要求,首先将电子钟划分为计时电路、显示电路和计时/校准控制电路三个顶级模块。 将计时电路划分为秒计数器、分计数器和时计数器三个下一级模块。 将显示电路划分为秒显示、分显示和时显示三个下一级模块。 解读:图6.4.13 ? 学习基本要求: 1、掌握时序逻辑电路的分析方法 2、掌握同步计数器的设计方法 3、掌握常用时序逻辑器件(集成计数器、移位寄存器)逻辑功能和应用 重点与难点: 1、时序逻辑电路的分析 2、用时序逻辑器件构成任意进制计数器(包括分析和设计两部分) 本章学习要求 作业:选作P192 6.26 4、重点掌握由555定时器组成的多谐、单稳、施密特触发器的电路、工作原理及电路主要参数的估算。 1、熟练掌握多谐振荡电路、单稳态电路、施密特触 发电路的工作特点;正确理解其电路组成及工作原理。 2、掌握多谐、单稳、施密特触发器MSI器件的逻辑 功能及主要参数的估算。 3、掌握555定时器的工作原理。 教学基本要求 第9章 脉冲波形的产生和整形 9.1 矩形脉冲的特性参数 脉冲幅度Vm:脉冲电压波形的高、低电平之差。 脉冲宽度TW:从脉冲前沿的0.5Vm到达脉冲后沿0.5Vm所需的时间。 上升时间tr:脉冲上升沿从0

文档评论(0)

sunhao111 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档