- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第 2 章 DMA控制器
2.1 DMA方式
2.1.1 DMA系统组成
??? 为实现DMA方式传送,MDA系统包括:DMA控制芯片、DMA页面控制器和总线裁决逻辑等。
??? DMA页面控制器的作用:由于DMA芯片,如:8237只有16位地址线,而系统需用20根(或24根)地址线进行存储器寻址,因此,页面控制器用来产生高4位(或8位)地址,作为“页面地址”。
??? 总线裁决逻辑的作用:系统中,由于用了DMA芯片,因此,管理总线的芯片之间即可产生冲突,争抢总线控制权,因此,总线裁决逻辑起到冲突裁决的功能。
??? PC机中DMA芯片是Intel8237A-5,页面积存器是:LS612。裁决逻辑有多个芯片的电路组成。
2.1.2 DMA控制器在系统中的地位
??? DMA控制器具有控制、管理系统总线路的功能,但它在取得总线控制权前须受CPU控制。即DMA控制器是主控器,也是从控器。
??? DMA控制器作为主控器是行使总线控制,能发出地址信号,产生读、写信号,控制两个基本点存储器之间进行数据传递。
??? DMA控制器作为从控器是,受CPU控制,系统启动时DMA控制器处于从控器状态,对其进行初始化阶段,也处在从控状态。
??? DMA控制器咎由自取如下功能:
??? (1)能编程确定其传输模式和访问内存的地址区域;
??? (2)能接受外设提出的DMA请求(DREQ),也能进行优先级管理;
??? (3)向CPU提出DMA请求(HRQ);
??? (4)接收CPU的总线响应信号(HLDA),并能接管总线控制权;
??? (5)能向外设提供DMA允许信号DACK,在它的管理下实现直接传输;
??? (6)传输过程中能修改地址和字节数;
??? (7)传输完成后,能发出DMA结束信号(EOP),并能撤消总线请求,将总线控制权交给CPU。
2.1.3 DMA传递过程(见书)
2.2 DMA控制器8237
2.2.1 8237A-5的外部特性
??? 8237的结构和外部引脚
??? (1)8237有4个与外部连接的通道,即:通道0、通道1、通道2、通道3。
??? 它们可分时与4个外设进行DMA传输,也可用通道0和通道1实现存储器到存储器的直接传输。
??? 每个通道寻址达64K;
??? (2)每个通道内包含4个16位寄存器,即:基地址寄存器、当前地址寄存器、字节数计数器和当前字节数计数器。
??? 基地址寄存器中存放着DMA传送的起始地址,字节数计数器中存放着数据传输的字节数;
??? (3)每个通道内包含1个6位模式寄存器;
??? (4)4个通道共用一个8位的命令寄存器、一个8位的状态寄存器、一个4位的屏蔽寄存器和一个4位的请求寄存器;
??? (5)定时和控制逻辑。
??? 含有与外部相连的引脚:
? ? CS:
??? RESET:
??? READY:准备就绪,输入;
??? 当8237与慢速I/O设备或存储器传送时,若要插入等待周期,READY处于低电平。等待周期结束时自动变高,表示准备好。
??? CLK:
??? EOP:过程结束,双向,输出。
??? 当当字节计数寄存器的值减为零时产生计数终止信号EOP,表示传输结束,并复位内部寄存器,屏蔽寄存器置1。
??? 若外部设备在任何时刻,在此脚上送一负脉冲,也将使计数结束,并复位内部寄存器。
??? IOR、IOW:I/O读写信号。
??? 当8237作为从模块时,是CPU对8237内部寄存器进行读、写的控制线;
??? 当8237作为主模块时,是8237对I/O设备的读、写控制线。
??? MEMR:8237作为主模块时的存储器读。
??? MEMW:8237作为主模块时的存储器写。
??? AEN:地址允许输出。
??? 高电平有效时,使高8位地址锁存器输出高8位地址。
??? 在DMA传输时,它将禁止其它总线驱动设备占用总线。
??? ADSTB:地址选通,输出。
??? 是高8位地址锁存器的选通信号。高电平时允许输入,低电平时锁存。
??? (5)优先控制逻辑。
??? 含有与外部相连的引脚:
?? HRQ:总线请求,是8237向CPU发出的要求接管总线的请求信号。
??? HLDA:总线应答,由CPU对HLDA的应答信号,表示CPU已经让出总线。
??? DREQ0--3:外设对8237四个通道的DMA请求,有效电平由程序确定。
??? DACK:是8237对DREQ信号的应答信号,有效电平由程序确定。
?? (6)数据、地址线及缓冲。
??? 有:DB0--DB7(三态双功能线)。
??? 当8237为从控器时,是CPU往8237写命令和读状
文档评论(0)