电工电子综合实验说明.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子电工综合实验 实验报告 多功能数字计时器设计 院 系:电子工程与光电技术学院 专 业:通信工程 指导老师: 完成时间:2009.9 目 录 1.实验目的 2.设计内容简介 ················ 3.设计要求 ···················· 4.设计电路原理图·············· 5.电路逻辑原理图及工作原理 6.各单元电路原理及逻辑设计 6.1秒信号发生器 ·················· 6.2计时电路 ······················ 6.3清零电路······················· 6.4校分电路 ······················ 6.5报时电路······················· 6.6起停原理及电路图··· 6.7总电路图 7.电路安装及调试说明 8.实验感想 ···················· 9.附录 ························ 9.1工具及器件清单 ················ 9.2各元件的引脚图及功能表 ········ 10.参考文献 ···················· 1.实验目的: 掌握常见集成电路的工作原理和使用方法。 学会单元电路的设计方法。 2.设计内容简介: 本实验采用中小规模集成电路设计一个数字计时器。数字计时器是由脉冲发生电路,计时电路,译码显示电路,和控制电路等几部分组成。其中控制电路由清零电路,校分电路,和报时电路组成。 3.设计要求: 设计一个脉冲发生电路,为计时器提供秒脉冲、为报时电路提供驱动蜂鸣器的脉冲信号。 设计一个计时电路,完成0分00秒~9分59秒的计时功能。 设计报时电路,使数字计时器从9分53秒开始报时,每隔一秒发一声,共发三声低音,一声高音;即9分53秒、9分55秒、9分57秒发低音(频率1kHz),9分59秒发高音(频率2kHz) 设计校分电路,在任何时候,拨动校分开关,可进行快速校分 设计清零电路,具有开机自动清零功能,并且在任何时候,按动清零开关,可以进行计时器清零。 系统级联调试,将以上电路进行级联完成计时器的所有功能。 可增加数字计时器附加功能,例如数字计时器定时功能、电路起停功能、电路采用动态显示等。 4.设计电路原理图 5.电路逻辑原理图及工作原理 工作原理:由振荡器产生的稳定的高频脉冲信号,作为数字钟的时间基准,再经分频器输出标准秒脉冲。秒计数器记满60后向分计数器进位。计数器的输出经译码器送显示器。记时出现误差时可以用校时电路进行校分,校秒。扩展电路必须在主体电路正常运行的情况下才能进行功能扩展。 6. 各单元电路原理及逻辑设计 6.1秒信号发生器 秒信号发生器提供计时电路的时钟并为报时电路提供驱动信号。为提供较为精确的秒脉冲信号,采用32768Hz的石英晶体多谐振荡器作为脉冲信号源。分频器CD4060最高可实现214分频,即最低频率端Q14的脉冲信号频率为2Hz,因此增加一个D触发器实现的倍频器来产生1Hz的秒脉冲信号。将D触发器的端与D端扭接在一起实现倍频器,则Q端的输出信号即为1Hz的秒脉冲信号。报时电路所需要的1KHz,2 KHz的脉冲信号由4060的管脚Q4和管脚Q5提供。 所用器件:32768Hz晶体管、22MΩ电阻、20PF电容、10 PF电容、4060、74LS74。 原理图: 6.2计时电路 该电路是本实验基础电路中的关键电路,由分计数器、秒十位计数器、秒个位计数器构成。分计数器和秒十位计数器直接用CD4518BCD码计数器实现十进制计数功能;秒十位计数器为六进制计数器,将74LS161做成一个从0000~0101的模六计数器实现。连接时,秒脉冲电路产生的秒脉冲信号送入秒个位计数器(CD4518A)的EN端,秒个位单元中的输出1Q4通过一非门接入74LS161的时钟端作为时钟信号完成个位与十位的级联(接非门是因为161的~CLK是上升沿触发,而1Q4在9~0的跳变时是下降沿 “1001”——“0000”)。做秒十位记数时,用反馈置位法,2Q1和2Q3通过一与非门接入置数端同时数据输入端均接地,实现模六功能。将计数位2Q3作为驱动信号送入分计数器(CD4518B)的EN端,则数字计数器整体的计数功能即可实现。 显示电路采用三片CD4511显示译码器和三个七段共阴显示字,电路从0分00秒计到9分59秒

文档评论(0)

taotao0c + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档