- 2
- 0
- 约3.82千字
- 约 14页
- 2016-10-01 发布于江西
- 举报
数字电路课程设计74314new.doc
1 三位二进制同步加法计数器的设计(000,111)
1.1课程设计的目的:
1、了解同步加法计数器工作原理和逻辑功能。
2、掌握计数器电路的分析,设计方法及应用。
3、学会正确使用JK触发器。
1.2设计的总体框图:
CPC
输入计数脉冲 送给高位的进位信号
图1.1六进制加法器
1.3设计过程:
1 状态图:
图1.2六进制加法状态图
2 时序图:
CP:
Q2:
Q1:
Q0:
Y:
图1.3六进制加法的波形图
3选择的触发器名称:
选用三个CP下降沿触发的边沿JK触发器74LS112
输出方程:
Qn1Q0n
Q2n
00
01
11
10
0
X
0
0
0
1
0
0
X
1 图1.4输出Y的卡诺图
Y=Q2nQ1n
4状态方程:
Qn1Q0n
Q2n
00
01
11
10
0
XXX
010
100
011
1
101
110
XXX
001 图1.5六进制同步加法计数器的次态卡诺图
5各个触发器次态的卡诺图
Q1 n Q0n
Q2n
00
01
11
10
原创力文档

文档评论(0)