计算机组成原理成性考核作业.docVIP

  • 14
  • 0
  • 约1.1万字
  • 约 5页
  • 2016-10-07 发布于贵州
  • 举报
计算机组成原理成性考核作业

形成性考核作业 第3章 一、说明串行进位和并行进位方式的不同之处。 (P.61.) 答:串行进位中进位是逐级形成的,每一级的进位直接依赖于前一级的进位,延迟时间较长,但节省器件,成本低。 并行进位中,各位进位信号都有独自的进位形成逻辑,每位进位信号的产生时间都相同,与低位进位无关,可有效地减少进位延迟时间。但这是以增加逻辑线路为代价的。 二、用变形补码计算[X]补+[Y]补,并判断是否溢出,是正何种溢出。 答: (1)[X]补=00,110011 [Y]补=00,101101 [X]补+[Y]补 = 01,100000,正溢出 (2)[X]补=11,001101 [Y]补=11,010011 [X]补+[Y]补 = 10,100000,负溢出 三、用变形补码计算[X]补-[Y]补,并判断是否溢出,是何种溢出。 (1)[X]补=00,110011 [Y]补=00,101101 [-Y]补=11,010011 [X]补- [Y]补 = [X]补+[-Y]补 = 00,000110 无溢出 (2)[X]补=11,001101 [Y]补=11,010011 [-Y]补=00,101101 [X]补- [Y]补 = [X]补+[-Y]补 = 11,111010 无溢出 四、用无符号数一位乘法计算X * Y,写出规范的运算过程。 (P.74. )(绿色数字代表部

文档评论(0)

1亿VIP精品文档

相关文档