- 1、本文档共23页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
集成电路版图设实验指导书
集成电路版图设计实验指导书
实验一 绘制标准逻辑单元版图
实验目的:
了解集成电路版图设计基本原理;熟悉版图设计软件cadence virtuoso的使用。
实验内容:
学习集成电路版图设计基础;学习cadence virtuoso基本操作;绘制完成标准逻辑单元版图。
实验原理:
集成电路版图设计是电路系统设计与集成电路工艺之间的中间环节。通过集成电路版图设计,将立体的电路系统转变为二维平面图形。利用版图制作掩模板,就可以由这些图形限定工艺加工过程,最终还原为基于半导体材料的立体结构。
以最基本的MOS器件为例,工艺生产出的器件应该包含源漏扩散区、栅极以及金属线等结构层。按照电路设计的要求,在版图中用不同图层分别表示这些结构层,画好各个图层所需的图形,图形的大小等于工艺生产得到的器件尺寸。正确摆放各图层图形之间的位置关系,绘制完成的版图基本就是工艺生产出的器件俯视图。
器件参数如MOS管的沟道尺寸,由电路设计决定,等于有源区与栅极重叠部分的尺寸,如图1。其他尺寸由生产工艺条件决定,不能随意设定。
图1
在工艺生产中,相同结构层相连即可导电,而不同结构层之间是由氧化层隔绝的,相互没有连接关系,只有制作通孔才能在不同结构层之间导电。与工艺生产相对应的版图中默认不同图层之间的绝缘关系,因此可以不必画氧化层,却必须画各层之间的通孔。另外,衬底在版图设计过程中默认存在,不必画出。而各个N阱、P阱均由工艺生产过程中杂质掺杂形成,版图中必须画出相应图形。
实验步骤:
打开指定电路图,浏览并简单分析电路结构;
为电路新建版图文件;
根据版图基本原理,为电路绘制版图。
(详细内容参考《Cadence virtuoso 使用简介》)
实验报告要求:
应包含对电路功能的简单分析,以及绘制完成的版图图片。
思考题:
观察《Cadence virtuoso 使用简介》中给出的反相器版图,思考为什么把两MOS管栅极放在一条直线上,而不是并排放置。
实验二 简单数字逻辑模块版图设计
实验目的:
了解集成电路版图设计规则;熟悉版图设计技巧;掌握基于DIVA的版图验证方法。
实验内容:
学习版图设计规则、设计方法及相关技巧;学习集成电路版图验证方法;完成指定逻辑电路的版图设计及验证。
实验原理:
(1)图形尺寸,
版图设计过程中所涉及到的所有图形尺寸,一方面由电路设计决定,比如MOS管的沟道尺寸等器件特性参数;另一方面由工艺生产线提供的DRC (设计规则)文件决定。DRC文件设定了包括最小图形尺寸、最小图形间距、图形重叠关系等参数。而不同工艺生产线的DRC文件参数不同。整个版图设计过程必须严格按照DRC文件的参数设定进行。
(2)源漏共用,
根据DRC文件,版图设计中器件之间有最小间隔距离限制,即使相同类型相同参数的器件之间也必须保持最小间距。而MOS管的结构决定它具有源漏两极可互换的特点。利用这一原理,可以得出源漏共用的设计方法。
所谓源漏共用,指当两个不同的MOS管A、B属于同一类型(如PMOS)时,如果有连接到相同节点的电极(如源极),在版图上就可以将这两个源极画在一起,即两个MOS管共用同一个源极。如图1。
图1 (a)源漏共用前 (b)源漏共用后
源漏共用可以有效缩小版图面积,降低成本。
注意:由于P型衬底上,PMOS管通常制作在N阱内,而N阱之间最小间距极大,所以普通PMOS管的N 阱也要实现共用。制作在P阱内的N管道理相同。
(3)棒状图设计,
为了方便地从电路中得到最有效的源漏共用版图,可以使用“棒状图设计”,在绘制版图之前先制作一个结构草图。以图2所示电路示意图为例,利用棒状图设计制作结构草图,如图3。
图2
图3
因为采用共用区域,所有P管紧挨在一起,所有N管也紧挨在一起。所以在图中可以用棒状图形代表有源扩散区(按照惯例P管在上,N管在下),细短线代表栅极。显然,A、B、C三对MOS管的有源区相互断开,没有实现源漏共用,如果将某一管源漏翻转,制作如图4的结构图,即可实现一处源漏共用。
图4
在棒状图中,也可以将器件按电路图连接,建立好连接关系示意图,方便绘制版图。
实验步骤:
浏览电路,分析电路功能;
制作棒状结构图;
调用NMOS、PMOS单元版图,并调整器件尺寸,为电路绘制版图(注意衬底电位的连接);
利用DIVA工具验证版图。
(详细内容参考《Cadence virtuoso 使用简介》)
实验报告要求:
应包含对电路功能的简单分析,绘制完成的版图图片。
实验三 模拟电路版图设计
实验目的:
掌握模拟电路版图设计技巧;了解集成电路版图基本布线规则。
实验内容:
学习大尺寸MOS管版图画法;学习集成电路版图布局布线规则;设计完成两级运放版图。
实验
您可能关注的文档
- 陕西省教育强县估要素.doc
- 陕西省教育科学划课题申请评审书 4.doc
- 陕西省教育科学划课题申请评审书空表.doc
- 陕西省电子商务考专业毕业论文格式.doc
- 陕西科技大学毕设计(天塔之光).doc
- 陕西警官职业学装饰装修工程施工资格预审初稿.doc
- 院团委社团联合-社联章程草案.doc
- 隆回二中201年下学期9月月考文科物理.doc
- 隆大循环农业项建议书.docx
- 隆平高科企业价评估报告.doc
- 2025年浙江警官职业学院单招笔试英语试题库含答案解析(5套100道合辑-单选题).docx
- 2025年安徽国际商务职业学院单招笔试职业能力测验试题库含答案解析(5套共100道单选合辑).docx
- 饮食健康促进课件图片.pptx
- 2025年综合类-高级绿化工考试-高级绿化工考试-初级绿化工考试历年真题摘选带答案(5卷单选题百道集.docx
- 2025年服务行业技能考试-职业店长考试历年参考题库含答案解析(5套共100道单选合辑).docx
- 2025年综合类-计算机调试工-计算机调试高级工历年真题摘选带答案(5卷-选择题).docx
- 2025年淮南联合大学单招笔试英语试题库含答案解析(5套100道合辑-单选题).docx
- 2026届上海闵行区高二数学第一学期期末综合测试试题含解析.doc
- 2025年泸州职业技术学院单招笔试综合素质试题库含答案解析(5套共100道单选合辑).docx
- 2025年综合类-房地产经纪业务操作-存量房客源管理历年真题摘选带答案(5卷单选100题合辑).docx
文档评论(0)