网站大量收购独家精品文档,联系QQ:2885784924

基于VHDL语交通灯设计(DEA).doc

  1. 1、本文档共1页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
基于VHDL语交通灯设计(DEA)

交通信号控制器的VHDL的设计 设计任务 模拟十字路口交通信号灯的工作过程,利用实验板上的两组红、黄、绿LED作为交通信号灯,设计一个交通信号灯控制器,示意图如图1-1所示。要求: 交通灯从绿变红时,有4秒黄灯亮的间隔时间; 交通灯红变绿是直接进行的,没有间隔时间; 主干道上的绿灯时间为40秒,支干道的绿灯时间为20秒; 在任意时间,显示每个状态到该状态结束所需的时间。 支干道 主干道 图1-1 路口交通管理示意图 表1-1 交通信号灯的4种状态 A B C D 主干道交通灯 绿(40秒) 黄(4秒) 红(20秒) 红(4秒) 支干道交通灯 红 红 绿 黄 2.设计要求 采用VHDL语言编写程序,并在QuartusII工具平台中进行开发,下载到EDA实验箱进行验证。 编写设计报告,要求包括方案选择、程序清单、调试过程、测试结果及心得体会。 3.设计方案 CLK 时间显示数据输出 信号灯输出 图3-1 交通信号灯控制器程序原理框图 进程将CLK信号分频后产生1秒信号,然后构成两个带有预置数功能的十进制计数器,并产生允许十位计数器计数的控制信号。状态寄存器实现状态转换和产生状态转换的控制信号,下个模块产生次态信号和信号灯输出信号,以及每一个状态的时间值。经过五个模块的处理,使时间计数、红绿灯显示能够正常运行。程序原理图如图3-1所示。 4.各模块具体设计 4.1顶层文件的设计 顶层文件的原理图可以依据系统的框图进行,由控制模块JTD_CTRL、计时模块JTD_TIME、译码驱动模块JTD_LIGHT、显示模块JTD_DIS和分频模块JTD_FQU五部分组成,其顶层原理图文件如图3-1所示。 图4-1交通灯顶层文件原理图 顶层模块的程序如下: LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; USE IEEE.STD_LOGIC_ARITH.ALL; USE IEEE.STD_LOGIC_UNSIGNED.ALL; ENTITY TRAFFIC IS PORT CLK1K,CLR:IN STD_LOGIC; M:IN STD_LOGIC_VECTOR 2 DOWNTO 0 ; LED:OUT STD_LOGIC_VECTOR 6 DOWNTO 0 ; SEL:OUT STD_LOGIC_VECTOR 2 DOWNTO 0 ; ABL:OUT STD_LOGIC_VECTOR 7 DOWNTO 0 ; END TRAFFIC; ARCHITECTURE BEHAVE OF TRAFFIC IS COMPONENT JTD_FQU IS --分频器元件的例化 PORT CLK1K:IN STD_LOGIC; CLK:OUT STD_LOGIC ; END COMPONENT; COMPONENT JTD_DIS IS --数码显示的元件例化 PORT CLK1K,CLK,CLR:IN STD_LOGIC; M:IN STD_LOGIC_VECTOR 2 DOWNTO 0 ; AT,BT:IN STD_LOGIC_VECTOR 7 DOWNTO 0 ; LED:OUT STD_LOGIC_VECTOR 6 DOWNTO 0 ; SEL:OUT STD_LOGIC_VECTOR 2 DOWNTO 0 ; END COMPONENT; COMPONENT JTD_LIGHT IS --译码驱动的元件例化 PORT CLR:IN STD_LOGIC; M,S:IN STD_LOGIC_VECTOR 2 DOWNTO 0 ; ABL:OUT STD_LOGIC_VECTOR 7 DOWNTO 0 ; END COMPONENT; COMPONENT JTD_TIME IS --计时元件的例化 PORT CLK,CLR:IN STD_LOGIC; M,S:IN STD_LOGIC_VECTOR 2 DOWNTO 0 ; AT,BT:OUT STD_LOGIC_VECTOR 7 DOWNTO 0 ; END COMPONENT; COMPONENT JTD_CTRL IS --控制模块的元件例化 PORT CLK,CLR:IN STD_LOGIC; AT,BT:IN STD_LOGIC_VECTOR 7 DOWNTO 0 ; M:IN STD_LOGIC_VECTOR 2 DOWNTO 0 ; S:OUT STD_LOGIC_VECTOR 2 DOWNTO 0 ; END COMPONENT; SIGNAL CLK:STD_LOGIC; SIGNAL AT:STD_LOGIC_VECTOR 7 DOWNTO 0 ; SIGNAL BT:STD_LOGIC_VECTOR 7 DOWNTO 0

文档评论(0)

owy207 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档