第5章锁存器和触发器探索.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
4 CP = 0 2、工作原理 Qn+1=Qn D 信号进入触发器,为状态刷新作好准备 Q1 = D Q4= D D信号存于Q4 0 1 1 D D G1 1 C P Q 1 G2 G3 3 G5 Q 2 Q 3 S R Q 4 D G6 Q Q G4 4 当CP 由0跳变为1 0 1 D D G1 1 C P Q 1 G2 G3 3 G5 Q 2 Q 3 S R G4 Q 4 D G6 Q Q 1 0 0 D D 在CP脉冲的上升沿,触法器按此前的D信号刷新 4 当CP =1 在CP脉冲的上升沿到来瞬间使触发器的状态变化 D信号不影响 、 的状态,Q的状态不变 G1 1 C P Q 1 G2 G3 3 G5 Q 2 Q 3 S R G4 Q 4 D G6 Q Q 1 0 1 置1维持线 置0 阻塞线 1 1 0 0 3. 典型集成电路-----74F74 5.3.3 利用传输延迟触发器 1. 电路结构与工作原理 S R 输入控制门 SR锁存器 集成工艺上保证G7和G8门传输延迟时间 大于SR锁存器翻转时间 G G G G G G Q Q J K CP 1 2 3 4 5 6 7 8 C1 1J 1K 1 ≥ G 1 ≥ G . . . . 工作原理: 0 1 1 0 0 G3、G6和G7、G8 被封锁 触发器处于 稳定状态 . . S R G G G G G G Q Q J K CP 1 2 3 4 5 6 7 8 1 ≥ G 1 ≥ G . . (1)CP = 0 (2)当CP 由0 跳变为1后瞬间 G3、G6门先打开 G1、G2继续锁定 CP跳变前电路的状态为Qn J、K信号进入触发器,为状态刷新作好准备 . . S R G G G G G G Q Q J K CP 1 2 3 4 5 6 7 8 1 ≥ G 1 ≥ G . . (3)当CP 由1 跳变为0后瞬间 G3、G6门先关闭 G7、G8延迟 仍作用于G4、G5门, 触发器的状态随S、R 其等效电路如下图 G7、G8延迟结束,触发器进入保持状态 . 0 S R 0 0 G G G G G G Q Q J K CP 1 2 3 4 5 6 7 8 1 ≥ G 1 ≥ G . . . 特性方程: J K Qn Qn+1 说 明 0 0 0 0 0 1 状态不变 0 0 1 1 0 1 置 0 1 1 0 0 0 1 置 1 1 1 1 1 0 1 翻 转 1 1 1 t y ü 功能表 Qn 0 1 t y ü 任何结构的JK 触发器都具有与以上相同的功能表、特性方程。 特性方程 逻辑符号(边沿) 2. 典型集成JK触发器74F112 74F112的国际逻辑符号 74F112的功能表 表示脉冲下降沿到来之前瞬间的电平 5.3.4 触发器的动态特性 动态特性反映其触发器对输入信号和时钟信号间的时间要求,以及输出状态对时钟信号响应的延迟时间。 建立时间 保持时间 脉冲宽度 传输延时时间 传输延时时间 保持时间tH :保证D状态可靠地传送到Q,D信号需 保持的最小时间。 建立时间tSU :为保证D 信号在CP上升沿(对上升沿触发的触发器而言)之前建立起稳定状态,D信号需提前CP上升沿的最小时间 最高触发频率fcmax :触发器内部都要完成一系列动作,需要一定的时间延迟,所以对于CP最高工作频率有一个限制。 触发脉冲宽度tW :为保证可靠触发,要求CP脉冲宽度不小于tW 传输延迟时间tPLH和tPHL :时钟脉冲CP上升沿至输出端新状态稳定建立起来的时间 5.4.1 D 触发器 5.4 触发器的逻辑功能 5.4.2 JK 触发器 5.4.3 SR 触发器 5.4.4 D 触发器功能的转换 5.4.2 T 触发器 5.4 触发器的逻辑功能 不同逻辑功能的触发器国际逻辑符号 D 触发器 JK 触发器 T 触发器 RS 触发器 5.4.1 D 触发器 1.特性表 Qn D Qn+1 0 0 0 0 1 1 1 0 0 1 1 1 2. 特性方程 Qn+1 = D 3. 状态图 3.状态转换图 翻

文档评论(0)

a5522235 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档