简易数字计时器验报告.docVIP

  • 4
  • 0
  • 约6.61千字
  • 约 8页
  • 2016-10-20 发布于贵州
  • 举报
简易数字计时器验报告

数字电子技术仿真报告 题 目: 时分计时数字钟 院 系: 控制与计算机工程学院 班 级: 学 号: 学生姓名: ** 一、目的与要求 1.熟练运用Multisim进行数字电路的仿真实验; 2.制作一个能显示时、分、秒的数字时钟; 3.熟悉各元件的性能和设置元件的参数; 二、设计思路 1.电路结构图: 数字时钟主要由两个最基本的部分组成,一是时钟信号发生器。而是时、分、秒的计数器。一下是数字钟的结构框图。 2.电路原理: ⑴时钟信号发生器 时钟信号发生器是由集成电路定时器555与RC组成的多谐振荡器构成,通过设置合适的R1、R2和C值可以将输出频率调整为1Hz。 在精度要求相对不高的情况下,多谐振荡器的振荡频率可由下式估算: f0=1/(0.69*(R1+2R2)*C) 那么,当R1=R2=10k,C=47μF。 ⑵秒计时电路 秒计时器是一个60进制的计数器,配上标准时钟信号就可以实现指示了。中规模集成芯片74LS160为十进制的加法计数器,其功能表如下: CLK RD’ LD’ EP ET 逻辑功能 X 0 X X X 预置数(同步) ↑ 1 0 1 1 保持 X 1

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档