DSP项目实践报告教程.doc

  1. 1、本文档共13页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
DSP项目实践报告 题目:电子秒表设计与实现 专业: 自动化 班级: 1101 组别: 第六组 目录 1设计目的和要求 2 1.1设计目的 2 1.2设计要求 2 2整体设计 3 2.1设计原理 3 2.2硬件原理图 3 2.3器件说明 4 2.3.1TMS320LF2407芯片 4 2.3.2数码管 5 3详细设计 5 3.1硬件电路设计 5 3.1.1 DSP的晶振电路设计: 5 3.1.2 PLL滤波电路 6 3.1.3 复位电路 6 3.1.4 按键电路 6 3.1.5总体电路图 7 3.2软件设计 8 3.2.1软件流程图 8 3.2.2程序编写: 8 4仿真调试过程 11 5总结 12 1设计目的和要求 1.1设计目的 熟悉DSP综合实验箱的硬件资源和CCS编译环境,针对实验箱的硬件模块编制应用程序在实验箱上进行调试;进行具有实际应用功能的综合设计,包括硬件设计和相应的应用软件的设计,通过电路的设计、调试,进一步掌握DSP硬件开发技能,强化理论知识的实际工程应用。使学生基本上掌握DSP的特点和开发应用技巧, 通过具体的电路设计和调试,领会DSP系统的设计要领。培养将DSP应用到工程实践的能力。 1.2设计要求 基本要求是利用实验箱所提供的各种资源完成秒表项目设计:用DSP设计一个2位的LED数码显示作为“秒表”:显示时间为00—99秒,每秒自动加1,另设计一个“开始”键和一个“复位”键。基于DSP设计的秒表设计要求我们通过TMS320LF2407与外围电路如MAX2709应用电路的连接及数码管与按键的应用了解并掌握2407芯片各个引脚的功能,如定时中断功能,普通I\O口功能等,同时也掌握TMS320LF2407如何驱动数码管及按键及数码管驱动芯片的应用,增强我们对TMS320LF2407的综合应用能力,及对ccs2000集成调试环境的掌握要求秒表能实现计时,启动,暂停及复位功能。 2整体设计 2.1设计原理 本方案完全用软件实现秒表,原理为:在TMS320LF2407内部存储器设1个字节存放秒值信息。利用定时器模块与软件结合实现1s秒定时中断,每产生一次中断,存储器内相应的s值加1;若s值达到99,则将其清零。设计两个按键与软件结合分别实现启动,暂停,复位的功能。该方案具有硬件电路简单的特点。而且,由于是软件实现,当DSP芯片不上电,程序不执行时,时钟将不工作。 2.2硬件原理图 2.3器件说明 2.3.1TMS320LF2407芯片 (1)引脚图 (2)引脚功能 IOPB3引脚为一般引脚功能负责与两个数码管的cs连接进行片选; SPISIMO为主机输出从机输入引脚; SPICLK为时钟输出引脚; 2.3.2数码管 (1)引脚图 引脚功能 SGA—SEDP :七段数码管及小数点的显示; SGSEL1:数码管S1选通引脚; SGSEL1:数码管S1选通引脚; 3详细设计 3.1硬件电路设计 3.1.1 DSP的晶振电路设计: 本系统采用外部振荡器的时钟输入电路。由于2407A总线最大频率为40M而内部锁相环最大倍频系数为4倍,故选用低电压型号10M的晶振。 3.1.2 PLL滤波电路 DSP内部锁相环始终模块PLL的工作需要片外滤波电路的配合,PLL模块使用外部滤波电路来抑制信号抖动和电磁干扰,是信号抖动和干扰影响最小。 3.1.3 复位电路 防止死循环,增加复位。 3.1.4 按键电路 Key1负责启动 key2负责暂停 key3负责复位 3.1.5总体电路图 3.2软件设计 3.2.1软件流程图 是 否 3.2.2程序编写: /*Main.c*/ /*SPI-TLC5620 DA转换程序*/ #include global.c #defi

文档评论(0)

taotao0c + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档