- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
組合逻辑电路的分析方法
组合逻辑电路
组合逻辑电路的分析方法
一. 组合逻辑电路的特点
组合逻辑电路是数字电路中最简单的一类逻辑电路,其特点是功能上无记忆,结构上无反馈。即电路任一时刻的输出状态只决定于该时刻各输入状态的组合,而与电路的原状态无关。
二. 组合逻辑电路的分析方法
例1:组合电路如图1所示,分析该电路的逻辑功能。
图1 例1电路图
组合逻辑电路的设计方法
组合逻辑电路的设计一般应以电路简单、所用器件最少为目标,并尽量减少所用集成器件的种类,因此在设计过程中要用到前面介绍的代数法和卡诺图法来化简或转换逻辑函数。
例2:设计一个三人表决电路,结果按“少数服从多数”的原则决定。
例3:设计一个电话机信号控制电路。电路有I0(火警)、I1(盗警)和I2(日常业务)三种输入信号,通过排队电路分别从L0、L1、L2输出,在同一时间只能有一个信号通过。如果同时有两个以上信号出现时,应首先接通火警信号,其次为盗警信号,最后是日常业务信号。试按照上述轻重缓急设计该信号控制电路。要求用集成门电路7400(每片含4个2输入端与非门)实现。
解:(1)列真值表:
对于输入,设有信号为逻辑“1”;没信号为逻辑“0”。
对于输出,设允许通过为逻辑“1”;不设允许通过为逻辑“0”。
(2)由真值表写出各输出的逻辑表达式:
这三个表达式已是最简,不需化简。但需要用非门和与门实现,且L2需用三输入端与门才能实现,故不符和设计要求。
(3)根据要求,将上式转换为与非表达式:
表4.2.2 例4.2.2真值表
输入
输出
I0 I1 I2
L0 L1 L2
0 0 0
1 × ×
0 1 ×
0 0 1
0 0 0
1 0 0
0 1 0
0 0 1
(4)画出逻辑图如图4.2.5所示,可用两片集成与非门7400来实现。
可见,在实际设计逻辑电路时,有时并不是表达式最简单,就能满足设计要求,还应考虑所使用集成器件的种类,将表达式转换为能用所要求的集成器件实现的形式,并尽量使所用集成器件最少,就是设计步骤框图中所说的“最合理表达式”。
图2 例3逻辑图
常用中规模组合逻辑部件的原理和应用
全加器
在多位数加法运算时,除最低位外,其他各位都需要考虑低位送来的进位。全加器就具有这种功能。全加器的真值表如表所示。表中的Ai和Bi分别表示被加数和加数输入,Ci-1表示来自相邻低位的进位输入。Si为本位和输出,Ci为向相邻高位的进位输出。
全加器的真值表
输 入
输 出
Ai Bi CI-1
Si Ci
0 0 0
0 0 1
0 1 0
0 1 1
1 0 0
1 0 1
1 1 0
1 1 1
0 0
1 0
1 0
0 1
1 0
0 1
0 1
1 1
由真值表直接写出Si和Ci的输出逻辑函数表达式,再经代数法化简和转换得:
画出全加器的逻辑电路如图(a)所示。图(b)所示为全加器的代表符号。
图3 全加器 (a)逻辑图 (b)符号
编码器与译码器
编码器的基本概念及工作原理
编码——将字母、数字、符号等信息编成一组二进制代码。
例:键控8421BCD码编码器。
左端的十个按键S0~S9代表输入的十个十进制数符号0~9,输入为低电平有效,即某一按键按下,对应的输入信号为0。输出对应的8421码,为4位码,所以有4个输出端A、B、C、D。
图4.3.1 键控8421BCD码编码器
由
文档评论(0)