实验六触发器及其应用.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验六触发器及其应用

实验六 触发器及其应用 班级__________ 姓名 学号______ 一、实验目的 1、掌握JK、D和T触发器的逻辑功能及使用方法。 2、掌握集成触发器74LS112(双JK触发器)及CD4013(D触发器)的使用方法。 3、理解触发器之间相互转换的方法。 二、实验设置与器件 1、+5V直流电源 2、双踪示波器(另配) 3、连续脉冲源 4、单次脉冲源 5、十六位开关电平输出 6、十六位开关电平输入及高电平显示 7、74LS112(或CC4027) 74LS00(或CC4011)  CC4013 三、实验原理 触发器具有两个稳定状态,通常把Q=0,=1的状态定为触发器“0”状态;而把Q=1,=0定为“1”状态。在一定的外界信号作用下,可以从一个稳定状态翻转到另一个稳定状态,它是一个具有记忆功能的二进制信息存贮器件,是构成各种时序电路的最基本逻辑单元。 1、JK触发器 本实验采用74LS112双JK触发器,属下降沿触发的边沿触发器。引脚功能及逻辑符号如图6-1所示。 图6-1 74L112双JK触发器引脚功能及逻辑符号 JK触发器的特性方程为 Qn+1=J+Qn JK触发器的功能表如表6-1所示。  表6-1 输 入 输 出 D D J K Qn+1 n+1 0 1 X X X 1 0 1 0 X X X 0 1 0 0 X X X Φ Φ 1 1 ↓ 0 0 Qn n 1 1 ↓ 1 0 1 0 1 1 ↓ 0 1 0 1 1 1 ↓ 1 1 n Qn 1 1 ↑ X X Qn n 注:×——任意态; ↓——高到低电平跳变; Qn(n)——现态;Qn+1(n+1)——次态  φ——不定态 2、D触发器 本实验采用CD4013双D触发器。其输出状态取决于CP脉冲上升沿到来时的D端输入。特性方程为Qn+1=D。图6-2为双D触发器CD4013的引脚排列和逻辑符号。其功能表如表6-3。   图6-2 CD4013引脚排列及逻辑符号 表6-2 表6-3 输入 输出 D D CP T Qn+1 0 1 X X 0 1 0 X X 1 1 1 ↓ 0 Qn 1 1 ↓ 1 n 输 入 输 出 D D CP D Qn+1 n+1 0 1 X X 1 0 1 0 X X 0 1 0 0 X X φ Φ 1 1 ↑ 1 1 0n 1 1 ↑ 0 0 1 1 1 ↓ X Qn n 3、触发器之间的相互转换 在集成触发器的产品中,每一种触发器都有自己固定的逻辑功能。但可以利用转换的方法获得具有其它功能的触发器。例如将JK触发器的J、K两端连在一起,就得到所需的T触发器。如图6-3(a)所示,其状态方程为:Qn+1=Tn+ Qn 图6-3 JK触发器转换为T、T触发器 T触发器的功能如表6-3所示。 由功能表可见,当T=0时,时钟脉冲作用后,其状态保持不变;当T=1时,时钟脉冲作用后,触发器状态翻转。所以,若将T触发器的T端置“1”如图6-3(b)所示,即得T触发器。每来一个CP脉冲信号,触发器的状态就翻转一次,故称之为反转触发器,广泛用于计数电路中。 同样,若将D触发器端与D端相连,便转换成T触发器。如图6-4所示。JK触发器也可转换为D触发器,如6-5所示。  图6-4 D转成T 图6-5 JK转成D 四、实验内容 1、测试JK触发器的逻辑功能 按表6-4的要求改变J、K、CP端状态,观察Q、状态变化,观察触发器状态更新是否发生在CP脉冲的下降沿(即CP由1→0),记录之。 2、将JK触发器的J、K端连在一起,构成T触发器。 在CP端输入1KHZ连续脉冲,分别令T=0和T=1且具有不同的初态,即Qn分别为0和1,用双踪示波器观察CP、Q、端波形,描绘之。 表6-4 J K CP Qn+1 Qn=0 Qn=1 0 0 0→1 1→0 0 1 0→1 1→0 1 0 0→1 1→0 1 1 0→1 1→0 3、测试双D触发器CD4013的逻辑功能 (1)测试D、D的复位、置位功能 (2)测试D触发器的逻辑功能 按表6-5要

文档评论(0)

liudao + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档