沈阳航空航天大学数电_全自动面包机控制电路报告.docVIP

  • 54
  • 0
  • 约3.93千字
  • 约 14页
  • 2016-12-02 发布于重庆
  • 举报

沈阳航空航天大学数电_全自动面包机控制电路报告.doc

沈阳航空航天大学数电_全自动面包机控制电路报告

沈阳航空 课 程 设 计 班级 学号 学 生 姓 名 指 导 教 师 沈阳航空课 程 设 计 任 务 书 课 程 名 称 课程设计 课程设计题目 课程设计的内容及要求: ; 二、设计要求 1.在选择器件时,应考虑成本。 2.根据技术指标,通过分析计算确定电路和元器件参数。 3.画出电路原理图(元器件标准化,电路图规范化)。 三、实验要求 1.根据技术指标制定实验方案;验证所设计的电路,用软件仿真。 2.进行实验数据处理和分析。 四、推荐参考资料 1. 杨萍.数字电路和数字系统.[M]北京:人民邮电出版社,2009年 2. 宋竹霞.数字电路实验. [M]北京:清华大学出版社,2011年 五、按照要求撰写课程设计报告 一、概述 二、方案论证 面包机功能框图如下: 图1 全自动面包机功能框图 设计的科学性分析(按模块进行阐述): 时钟信号发生模块是由555定时器构成的多谐振荡器组成,多谐振荡器可以通过调节外接的电阻的阻值和电容的容值对输出信号的周期进行调整,得到期望的时钟周期; 状态计数器模块是由两片74160十进制计数器级联形成的29进制计数器,一片为计数片,一片为进位片,计数输出给译码器; 状态译码模块是由3片4-16译码器组成,每片的数据端阶状态计数器计数片的输出端,片选端接状态计数器进位片的输出端,译码输出端为低电平有效; 倒计时模块采用的是两片74190加减法计数器,选择减法计数端,通过预置数实现29进制减法计数; 蜂鸣器模块通过计数器来控制蜂鸣器鸣响的次数; 设计的可行性分析: 本次设计的仿真环境是Multisim12,该软件有较完备的元件库,能够满足设计所涉及的元件需要,另外多谐振荡器设计,N进制加法计数器设计,译码器设计和减法计数器设计都是数电实验涉及内容,蜂鸣器电路有成熟的示例,有先例参考可以保证设计的原理准确,结合设计软件和以往设计经验得以支撑面包机设计的实现; 设计的有效性分析: 本设计能够实现在周期为的计数脉冲驱动下,通过计数实现在特定的时长,给出对应电路的工作驱动信号和提示信号,完成一系列“制作过程”,实现面包机整个工作流程的自动控制。 三、电路设计 1.近似喂0.7,可得,和的近似取值分别为:,,;多谢振荡器的输出端out接下一级状态计数器的CLK端; 555构成的多谢振荡器电路图连接如下图: 图2 由555定时器构成的多谐振荡器 2.十进制加法计数器74160构成的状态计数器 给出计数器电路连接图如下: 图3 状态计数器 如图所示,U3为计数片,U4为进位片,开关S2为复位清零开关,U11为高电平有效的传输门,多谢振荡器产生的时钟脉冲通过传输门接到CLK端,两片的输出初始状态均为0000;分析面包机的工作流程,计算七个过程的总用时为28T,则因此当计数至28时,两片状态输出QD、QC、QB、QA分别是:1000,0010,此时通过与非门U6运算输出一个低电平给传输门,传输门关闭,状态计数停止;正常情况下S2关闭,需要复位时,打开S2计数器就会自动复位。计数器的计数片输出接到下一级的译码器数据端,进位片的输出经运算后接到下一级译码器的片选端。 3.4-16线译码器电路 设计采用三片4-16线译码器(见附图4)实现对0-9,10-19,20-29的译码,使用计数器进位片QB、QA端的输出00,01,10作为3片4-16译码器的片选信号,4-16线译码器采用74154芯片,选通端为低电平输入有效; 译码输出为低电平有效,输出端接代表工作电机的信号灯,由于要保持在特定段时间内保持特定电机工作(信号灯亮),所以需要对译出的状态进行反相运算或与非运算后接信号灯。(具体编号连接见连接图4) 图4 译码器电路 从图4可见,译码片U12,U13,U14的A、B、C、D端分别接上一级计数器计数片的输出端QA、QB、QC、QD,片选端则有上一级进位片输出信号运算后接入。 倒计时电路 倒计时电路(见附图5)是按照状态数进行倒计时设计的,为29进制倒计时,初始状态为28,终止状态时00,所选用的是两片74190十进制减法计数器;倒计时器同样具有暂停和复位功能,暂停功能是通过手动开关实现停止计数脉冲的输入实现的,而复位功能则是通过另一个开关为置数段load提供一个低电平信号,将28置数给计数器,从而实现倒计时的复位功能;连接中

文档评论(0)

1亿VIP精品文档

相关文档