网站大量收购闲置独家精品文档,联系QQ:2885784924

编程软件ispLEVER与原理图输入.ppt

  1. 1、本文档共91页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
编程软件ispLEVER与原理图输入

7. 把设计适配到器件中 在ispLEVER Project Navigator的主窗口,点击器件 ispLSI1016E-80LJ44,双击Fit Design,使项目管理器完成对源文件的编译,然后连接所有的源文件,最后进行逻辑分割,布局和布线,将设计适配到所选择的Lattice器件中。 点击器件 双击Fit Design将设计适配 到器件中,生成*.jed文件 8. 下载 接下来的工作就是将生成的JED文件通过编程器下载到isp1016芯片中。 在Windows中,按Start=Programs=Lattice Semiconductor =ispVM System菜单启动ispVM System。 8. 下载 在LSC ispVM? System窗口中,按ispTools=Scan Chain菜单, ispVM System软件会自动检测JTAG下载回路,找到回路中所有的器件型号。 点击scan检测下载 回路 8. 下载 双击器件1016E,弹出器件信息对话框,通过点击Browse选择需要下载的vote7.jed数据文件,点OK钮。 点击Browse选择需要 下载的jed文件 8. 下载 在LSC ispVM? System窗口中,按Project=Download菜单启动下载操作。下载完成,这时New Scan Configuration Setup子窗口中的Status栏显示PASS。 点击download启动 下载操作 下载成功,该状态栏 显示PASS,并有一个 绿色的圆点 8. 在实验箱上进行测试 通过相应的引脚连线,进行测试。到工程所在文件夹查找*.rpt文件,可以找到输入输出引脚号。 8. 在实验箱上进行测试 还可以利用Constraints Editor 进行引脚锁定 。 在ispLEVER Project Navigator 的主窗口左侧,选中器件型号栏,双击右侧的Constraint Editor功能条,打开Constraint Editor,如下图所示。 输入锁定的引脚, 按回车 点击窗口左侧Input Pins和Output Pins左边的 ,展现所有的输入信号。双击这些信号名,在窗口右侧会出现对应于每个信号的参数行。 双击每个信号参数行的Pin这一格,输入该信号需要锁定的引脚序列号。 设置完成后,按File=Save菜单存盘保存设置。无论是原理图还是用HDL做的设计,都可以采用这种方法设定器件的引脚。 8. 在实验箱上进行测试 8. 在实验箱上进行测试 在右侧窗口中选中要锁定的信号名,按下鼠标左键,将该信号拖至窗口左边器件引脚图中对应的引脚上,放开左键,该信号就被锁定在对应的引脚上了。 引脚锁定的另一种直观的方法: 在Constraints Editor窗口中,按Device=Package View菜单,窗口变成如下形式。 利用原理图输入法设计一个数字秒表 设计任务: 设计一个具有显示、复位、暂停功能的数字秒表。 设计要求: 秒表显示的精度为0.1s。 秒表显示范围为60s,到60s时自动清零。 能使秒表复位(清零)。 能启动和停止秒表运行。 1.创建一个新的设计项目,输入新工程名second 2.项目命名与选择器件 3.在设计中增加原理图源文件 在本设计中采用层次化的设计方法来设计原理图,有两种方法: 一种方法是先画顶层电路图,底层模块通过Add=New Block Symbol生成,再画出底层电路图。 另一种方法是先画出底层模块的电路图,再通过File=Matching Symbol建立元件符号,在顶层电路图中调用。 根据设计要求,在秒表中有一个10进制计数器(0.1s),一个60进制计数器 (1s),一个分频器(用于产生10hz时钟信号)。 3.在设计中增加原理图源文件 画出顶层电路图top.sch,其中CNT10、CNT60和CLK模块通过Add=New Block Symbol生成。 gates.lib库中G_2AND元件 gates.lib库中G_INV元件 暂停 复位 输入时钟信号 3.在设计中增加原理图源文件 生成CNT10模块的方法: 在Schematic Editor界面点击Add=New Block Symbol,输入模块名、输入和输出引脚,点击Run,生成CNT10模块粘在光标上,将其放入原理图合适的位置上。 填写模块名 填写输入和输出引脚 填写完成后点击Run 3.在设计中增加原理图源文件 请注意底层模块左边的红色?标志,这意味着目前这个源文件还是个未知数,因为你还没有建立它。 双击模块名,会弹出New Source 对话框,选择Schematic,按ok 3.在设计中增加原理图源文件 CLK模块的原理图:输入时钟信号100khz

文档评论(0)

25811112 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档