第10章習题解答.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第10章習题解答

10.1 简述与或阵列型可编逻辑器件的原理、结构特点。 答:原理: 由逻辑代数知,任何逻辑函数都可表示为输入变量的与或表达式。因此,与或阵列型PLD以可编程的与门阵列和或门阵列为核心组成逻辑功能块,实现任意逻辑函数。 结构特点:PLD采用先进的集成电路技术制造,内部结构复杂。包含许多逻辑门、缓冲器、存储器、编程元件等,缓冲器通常提供输入变量和反馈变量的原和反;由与阵列产生这些变量的乘积项;由或阵列求乘积项的逻辑和;为了满足不同应用的要求,输出电路可包含OC输出、三态输出、寄存器输出等。 10.2 利用PROM器件实现下列逻辑函数,并画出编程阵列图。 (1) (2) (3) 解:画出编程阵列图: 10.3 用PROM实现下列逻辑函数: ; 解:通过化简得: 10.4 试用PROM器件设计一个4位二进制同步加法计数器。 解:1. 状态转换图: 2. 卡诺图: 3. 状态方程: 4. 驱动方程:(采用D触发器和PLOM器件实现) 5. 电路图: 10.5 用PLA(与、或阵列均可编程的可编程逻辑器件)实现的组合逻辑电路如图P10.5所示,分析电路的逻辑功能 。 解:从中可得到: , 10.6 用PLA(与、或阵列均可编程的可编程逻辑器件)实现的显示译码电路如图P10.6所示。(1)根据PLA结构写出函数a,b,c,d,e,f,g的逻辑表达式。 分析电路功能,说明当输入变量ABCD从0000变化到1111时,abcdefg后接的七段LED数码管显示的相应字形。 解: 可以得出函数表达式: (1) (2) ABCD从0000~1111变化时七段LED数码管相应显示0,1,…,9和如下 六种图形: 10.7 试说明GAL和PROM在电路结构上有何不同。 答: PROM是采用固定的与阵列和可编程的或阵列组成的PLD,由于输入变量的增会引起存储容量的急剧上升,只能用于简单组合电路的编程GAL沿用了PAL或阵列固定与阵列可编程结构,而对PAL的输出I/O结构进行了改进,增加了输出逻辑宏单元OLMC(outputLogicMacroCell),OLMC设有多种组态,使得每个I/O引脚可配置成专用组合输出,组合输出双向口,寄存器输出,寄存器输出双向口,专用输入等多种功能,为电路设计提供了极大的灵活性 10.9 试用GAL16V8器件实现一个3线-8线译码器。 解:3线-8线译码器有3个输入A、B、C,8个低电平有效的输出Y0~Y7,3个使能输入端:高电平有效的EN1和低电平有效的EN2A、EN2B1个低电平有效的输出使能端OE。当OE=0时,有 ,,, ,,, , 由上面8个表达式可知每个输出都是一个乘积项,就此编程可得一个三态的三线-八线译码器。编程后GAL16V8內部结构如下图所示: 10.10 试用GAL16V8器件设计一个十进制同步加法计数器。 解: 计数器具有清零端 CLR,CLR为高电平清零低电平计数器使能。计数脉冲的输入端为CLK。具有加计数功能,且能自启动。当 OE=0 时,计数器输出计数结果;OE=1 时,计数器的输出呈高阻态。GAL16V8实现十进制加法计数器的参考框图如下: 用GAL16V8实现十进制加法计数器的VHDL源程序如下: module GAL16V8 10P title decimal counter cnt 10p device GAL16v8; Clk,Clr,OE pin 1, 2, 11; Q3,Q2,Q1,Q0 pin 14, 15, 16, 17 istype reg_D, invert; Ck, X, Z, P= .C. , .X., .Z., .P.; Counter States S0 = ^b0000; S4 = ^b0100; S8 = ^b1000; S12= ^b1100; S1 = ^b0001; S5 = ^b0101; S9 = ^b1001; S13= ^b1101; S2 = ^b0010; S6 = ^b0110; S10= ^b1

文档评论(0)

df9v4fzI + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档