§ 11.2 寄存器 11.2.1数码寄存器 右移移位寄存器 时序图 二进制异步计数器的特点: 由JK触发器构成的四位异步二进制减法计数器 同步二进制计数器的组成规律 同步计数器的特点 74LS161逻辑功能表 例如, 用74LS161芯片构成十进制计数器, 因为N=10,其对应的二进制代码为1010,将输出端Q3和Q1通过与非门接至74LS161的复位端 ,实现N值反馈清零法。 3) 进位输出置最小数法 进位输出置最小数法是利用芯片的预置控制端 和进位输 出端CO,将CO端输出经非门送到 端,令预置输入端D3D2 D1D0输入最小数M对应的二进制数,最小数M=24-N。 例如, 九进制计数器N=9, 对应的最小数M=24-9=7, (7)10=(0111)2,相应的预置输入端D3D2D1D0=0111,并且令 =CTP=CTT=“1”,电路如图(a)所示,对应状态图如图 (b)所示,从0111~1111共九个有效状态。 进位输出置最小数法构成九进制计数器(同步预置) (a) 构成电路; (b) 计数过程(即状态图) 异步十进制加法计数器设计 (用下降沿触发的维—阻型J-K触发器) CP Q3
原创力文档

文档评论(0)