湘潭大学计算机原理 实验一 算术逻辑单元ALU实验报告.docVIP

  • 58
  • 0
  • 约3.61千字
  • 约 6页
  • 2016-12-09 发布于浙江
  • 举报

湘潭大学计算机原理 实验一 算术逻辑单元ALU实验报告.doc

湘潭大学计算机原理 实验一 算术逻辑单元ALU实验报告

计算机原理与设计 实验报告 实验一 算术逻辑单元ALU 姓名: XXX 学号: 2013551728 班级: 13级软件工程2班 实验日期: 2014年 10 月22 日 实验地点 信息楼605 硬件环境 Intel(R) Core? i3-3240 ,1.91GB 系统环境 Windows XP SP3 设计软件 Quartus II 13.0 器件型号 EP1C12QC240C8 一.实验目的 理解算术逻辑单元ALU的工作原理。 掌握算术逻辑单元ALU的设计方法。 验证32位算术逻辑单元ALU的加、减、与、移位功能。 按给定数据,完成几种指定的算术和逻辑运算。 二.实验内容 算术逻辑单元ALU的设计如图1-1所示。其中运算器addsub32能实现32位的加减运算。参加运算的两个32位数据分别为A[31..0]和B[31..0],运算模式由aluc[3..0]的16种组合决定,而aluc[3..0]的值由4位2进制计数器LPM_COUNTER产生,计数时钟是Sclk(图1-1);r[31..0]为输出结果,Z为运算后的零标志位。ALU功能如表1-1所示。 表1-1 ALU的运算功能 选择端aluc ALU功能 3 2 1 0 * 0 0 0 * 0 0 1 * 0

文档评论(0)

1亿VIP精品文档

相关文档