- 1
- 0
- 约8.26千字
- 约 63页
- 2016-12-05 发布于浙江
- 举报
CPLD/FPGA实用教程 第 2 章 PLD/CPLD/FPGA/ 硬件结构 2.1 概 述 2.1 概 述 2.1 概 述 2.2 简单可编程逻辑器件原理 2.2 简单可编程逻辑器件原理 2.2 简单可编程逻辑器件原理 2.2 简单可编程逻辑器件原理 2.2 简单可编程逻辑器件原理 2.2 简单可编程逻辑器件原理 2.2 简单可编程逻辑器件原理 2.2 简单可编程逻辑器件原理 2.2 简单可编程逻辑器件原理 2.2 简单可编程逻辑器件原理 2.4 FPGA的结构与工作原理 2.5 硬件测试技术 2.5 硬件测试技术 2.5 硬件测试技术 2.6 FPGA/CPLD产品概述 2.6 FPGA/CPLD产品概述 2.6 FPGA/CPLD产品概述 2.6 FPGA/CPLD产品概述 2.7 编程与配置 2.7 编程与配置 2.7 编程与配置 2.7 编程与配置 习 题 4.可编程连线阵列(PIA) PIA信号布线到LAB的方式 不同的LAB通过在可编程连线阵列PIA上布线,以相互连接构成所需逻辑。 MAX3000A的专用输入、I/O引脚和宏单元输出都连接到PIA,PIA可以把信号送到整个器件的各个地方。 5.I/O控制块 器件的I/O控制块 I/O控制块允许每个IO引脚单独被配置为输入、输出和双向工作模式。 所有IO引脚都有一个三态缓冲器,控制信号来自多路选择器,可以选择用信号、GND和VCC控制。 2.4.1 查找表逻辑结构 FPGA查找表单元 可编程的查找表结构(LOOK UP TABLE LUT) 大部分FPGA采用基于SRAM的查找表结构,用SRAM来构成逻辑函数发生器。 一个N输入的LUT可以实现N个输入变量的任何逻辑。 一个N输入的LUT,需要SRAM存储N个输入构成的真值表,需要2的N次幂个位的SRAM单元。 FPGA查找表单元内部结构 4输入 16×1 SRAM存储真值表 2.4.2 CycloneIII系列器件的结构与原理 Cyclone LE结构图 Cyclone III具有低功耗、高性价比 Cyclone主要由: 逻辑阵列块LAB 嵌入式存储器块 嵌入式硬件乘法器 IO单元 PLL等模块构成 各个模块之间存在丰富的互连线和时钟网络 LAB由多个逻辑宏单元LE构成,LE是FPGA器件的最基本的可编程单元 LE主要由一个4输入的查找表LUT、进位链逻辑、寄存器链逻辑和一个可编程的寄存器构成。 4输入的LUT可完成所有的4输入1输出的组合逻辑功能。 每个LE中的可编程寄存器可以被配置称各种触发器形式,而且寄存器具有数据、时钟、时钟使能、清零输入信号。寄存器可旁路。 LE有三个输出驱动内部互连,一个驱动局部互连,另两个驱动行或列的互连,LUT和寄存器的输出可单独控制。 Cyclone LE普通模式 Cyclone的工作模式 LE可工作在两种操作模式下。 普通模式,LE适合通用逻辑应用和组合逻辑的实现 Cyclone LE动态算术模式 算术模式,可以更好的实现加法器、计数器、累加器和比较器。 Cyclone LAB结构 逻辑阵列块LAB是由一系列相邻的LE构成。Cyclone III LAB包含16个LE,LAB间存在行互连、列互连、直连通路互连、LAB局部互连、LE进位链和寄存器链。 局部互连可以在同一个LAB的LE间传输信号; 进位链用来连接LE的进位输出和下一个LE的进位输入; 寄存器链用来连接下一个LE的寄存器输出和下一个LE的寄存器数据输入。 LAB阵列 LAB控制信号生成 控制信号生成 每个LAB都有专用的逻辑来生成LE的控制信号 LE的控制信号包括时钟信号、时钟使能信号、异步清零、同步清零、异步预置/装载信号、同步装载和加/减控制信号。 FPGA含有嵌入式存储器,由数十个M9K的存储器块构成,可实现8192位RAM、ROM等存储器功能。 Cyclone III中还有嵌入式乘法器,硬件乘法器可大大提高FPGA在处理DSP任务是的能力。 Cyclone III器件中设置了复杂的全局时钟网络,用于实现全局时钟、复位信号。 LVDS连接 (低压差分串行) Cyclone III的I/O支持多种IO接口,符合多种I/O标准。 Low-Voltage Differential Signaling 低压差分信号 1994年由美国国家半导体公司提出的一种信号传输模式,它是一种标准 ,它在提供高数据传输率的同时会有很低的功耗,另外它还有许多其他的优势: 1、低电压电源的兼容性 2、低噪声 3、高噪声抑制能力 4、可靠的信号传输 5、能
原创力文档

文档评论(0)