《基于CD4046锁相环频率合成器设计》.docVIP

  • 21
  • 0
  • 约2.62万字
  • 约 31页
  • 2016-12-11 发布于贵州
  • 举报

《基于CD4046锁相环频率合成器设计》.doc

集成电路应用实验报告 基于CD4046锁相环频率合成器设计学院:物理与信息工程学院 专业:信息工程类 班级:四班 学号:1111001108 111201109 姓名: 指导老师:罗国新 目录 内容摘要: 3 一、设计和制作任务 4 二、主要技术指标 4 三、确定电路设计方案 4 四、方案设计 5 (一)、振荡源的设计 5 (二)、N分频的设计 5 方案一:BCD码减法计数器CD4522 5 方案二:用单片机编程分频 6 方案三:减法计数器CD40103 6 (三)、0.1KHZ标准信号源设计(即M分频的设计) 7 方案1: 7 方案2: 7 五、锁相环参数设计 9 锁相环原理: 9 设计过程: 10 六、电路板制作 11 七、整体电路以及实物图 11 八、电路调试 13 九、集成电路设计心得体会 15 1、实验心得——范梦怡(111201108) 15 2、实验心得——高贵虎(111201109) 16 十、缺陷与不足 19 十一、参考文献 20 十二、附录 21 附录1: 21 附录2:实物图 22 附录3:核心程序(可测量频率、占空比、电压值) 23基于CD4046锁相环设计频率合成器 [摘要] 频率合成是以一个或少量的高准确度和高稳定度的标准频率作为参考频率,由此导出多个或大量的输出频率,这些输出的准确度与稳定度与参考频率是一致的。在通信、雷达、测控、仪器

文档评论(0)

1亿VIP精品文档

相关文档