现代数字系设计.ppt

  1. 1、本文档共47页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
1. 什么是电子系统? 电子系统分为模拟型、数字型及两者兼而有之的混合型三种,无论哪一种电子系统,它们都是能够完成某种任务的电子设备。 一般的电子系统由输入、输出、信息处理三大部分组成,用来实现对信息的采集处理、变换与传输功能。 2. 描述数字系统的方法 逻辑表达式、真值表、卡诺图、状态图等 MDS图 (1)系统模型描述法:用逻辑图、状态图、流程图等来描述数字系统的方法。 ——该方法适用于相对简单的系统,这种系统的输入、输出变量以及系统的状态都比较少,所需要的寄存器也比较少。 (2)描述语言法:适用于当系统的输入、输出变量增多、状态很多时,该描述语言表达的算法称为系统的算法模型。 除“系统功能级”外,不同层次上的设计描述和对象 数据子系统主要完成数据的采集、存储、运算处理和传输;主要由存储器、运算器、数据选择器等部件组成。 数字子系统的设计依据——系统功能的算法。 控制子系统是执行算法的核心,由一些组合逻辑电路和触发器等元件组成,是一个具有记忆能力的时序系统。 控制子系统的设计依据——系统功能及数据子系统的要求。 2-5-3控制子系统的微程序设计 就是把控制子系统中每一个状态要输出的控制信号以及该状态的转移去向按一定的格式编写成条文,称其为微指令,将它们保存在存储器中,例如ROM,EPROM等。运行时,按预定的要求逐条取出这些微指令,从而实现控制过程。 控制子系统的微程序设计 适用于系统很复杂,系统的MDS图中的状态数目很多,输入、输出变量很多的情况。 与用硬件方法实现控制器相比其优点:设计规范,易于模块化,便于二次集成,适用于任何算法,也便于修改,非常灵活;缺点:速度较慢,受ROM速度的约束。 2.5.3.1 微程序控制器典型结构 微程序控制器主要由控制存储器CS、微地址产生器和控制器三大部分组成。 在有的微指令中还有定时段,用以指示执行该条微指令所需的时间周期。在该条微指令操作完成以前,微地址的值不变。详见51页图2-53 设计微程序控制器主要就是实现对微程序的控制及编写微指令两项工作。 2.5.3.3 微程序流的控制 微程序流的执行方法可以有许多种,如顺序的、条件转移或无条件转移、循环或子程序调用等,因此控制方法也是多样的,这些方法集中到一点,即如何设计微程序控制器中的微地址产生器。 微地址产生器如何根据当前的微指令及一些相应的条件来确定下一条微指令的地址。 秒脉冲发生器 用CD4060及32768晶振作为2Hz、4Hz、8Hz等时钟脉冲源时,典型接线方法如下图,从计数器输出端可以得到多种32.678kHz的分频脉冲。 集成运放的四个重要参数 (1)增益带宽乘积GBW GBW=中频开环差模增益×上限截止频率 根据运放的使用目的,在小信号状 态下和在大信号状态下,宽频带型 的定义是不同的。 在小信号条件下使用的运放是用单 位增益带宽(在开环状态下使其增 益下降到直流增益的0dB时所对应 的输入工作频率,用fT或GB表示) 来定义的。 在大信号条件下工作的运放是用最大输出带宽(不失真的最大输出的频率)、或增益带宽积GBW(在开环增益下降至直流增益的-3dB时所对应的输入信号频率称为增益带宽,增益带宽与增益的乘积就称为增益带宽积)。 对于一个单极点放大器的频率特性而言,其GBW是一个常数。 (2)摆率(转换速率)SR 摆率是表示运放所允许的输出电压Vo对时间变化率的最大值。 转换速率通常用单位V /μs来表示。通用型运放的转换速率规定在5V/μs以下,而转换速率在5V/μs以上者即为高性能运放。 例 有一个以F007接成的电压跟随器电路,已知集成运放F007的摆率SR=0.5V/μs,请问当输入一个频率50kHz,幅度2V的正弦波,其输出失真吗?其不失真的最大输出电压多少? 解:由摆率公式 正弦电压 可以推出 所以电压跟随器电路不失真的最大输出电压 可见,当输入一个频率50kHz,幅度2V的正弦波,其输出失真。 (3)共模抑制比CMRR 此指标的大小,表示了集成运放对共模信号(通常是一种干扰信号)的抑制能力。 定义为开环差模增益Avd和开环共模增益Avc之比 (4)最大差模输入电压VidM和最大共模输入电压VicM VidM是运放两输入端间所能承受的最大差模电压值。超过该值,输入级某一側的晶体管将出现反向击穿现象。 VicM是两输入级能正常工作的情况下允许输入的最大共模信号。当共模输入电压超过此值时,集成运放便不能对差模信号进行放大。 使用大功率三极管直流电机控制电路 1. 锁相环的基本组成 锁相环的基本组成:由鉴相器PD、环路滤波器LF、压控振荡器VCO组成。 参数计算 (1)频段划分 计算 而VCO的最高频率是16.384MHz,故VCO最

文档评论(0)

pt540099 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档