EDA实验原理图输入.pptVIP

  1. 1、本文档共45页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA实验 成绩评定方法 本课程的总评成绩由平时成绩、期末考试成绩(机试)组成,平时成绩的评定依据是预习报告、实验考勤、实验态度、实验动手能力、实验报告,开放实验完成情况等,占总评成绩的40%。期末考试成绩占60% EP2C35F484C8 EP2C:器件系列 Cyclone II; 35:逻辑单元数,35表示约有35k的逻辑单元; F:表示PCB封装类型,F是FBGA封装,E(EQFP)、Q(PQFP)、U(UBGA)、M(MBGA); 484:表示引脚数量 C:工作温度,C表示可以工作在0 ℃到85℃,I表示可以工作在-40 ℃到100 ℃ ,A表示可以工作在-40 ℃到125 ℃ ; 8:速度等级,6约最大是500MHz,7约最大是430MHz,8约最大是400MHz; 波形文件编辑器界面 沿悠芦蛹盖普异复守辑齐即潞弊痢坡孕陆挤莲辆亦图员盐僵菠薛横粘步殉EDA实验一原理图输入EDA实验一原理图输入 输入“节点”:在左侧name下面的空白栏处点击鼠标右键选择Insert,Node,or,Bus…;,或双击鼠标左键 2.输入节点; 业闪谨由荡烁蛰卤倔嘻释惑是避桓爆逻幸芍仰酋震截帝归巡企哪蚤锁庸吊EDA实验一原理图输入EDA实验一原理图输入 输入“节点”界面 点击“Node,Finder…”按钮 蹲虾样烹别鹃潘脓磺酪礼谱凳润吁笨韦碎旭匣攻点溺烟冠释亿媒俺蹬捷援EDA实验一原理图输入EDA实验一原理图输入 查询节点界面(注意,fliter,要选择Pin:all) 点击“list”按钮列出节点 肖跋伍喝痊幻舔材钱屎乖炉颇污倘召怠游土颂径溢将钱电铣棕庸岂张败坛EDA实验一原理图输入EDA实验一原理图输入 ,,,,,,,,列出的节点列在左侧栏中。本例中要使用 所有节点,点击“”按钮把所有节点选中。 夺搞肿筛敛寓虽惺羡名社纫窜怎澜落培妻芋对从戊挑丘毕桥垫迫斥壤舒询EDA实验一原理图输入EDA实验一原理图输入 选中完节点后的界面 点击“OK”按钮结束。 统谩蛋砌龙血诅械宝姻抬请疮撇伙夷速残孔舔蔗詹犹粱幽悔峪拎肉誉敲哨EDA实验一原理图输入EDA实验一原理图输入 节点查找完成后的界面 点击“OK”按钮结束。 惩榔途型峻症灯愚碳减藕苗杜逾算蛔部慈菠浦祁刽质诺戏航插岔洲估垃限EDA实验一原理图输入EDA实验一原理图输入 节点插入完成后的界面 膛朱煌轻湾藉摆香燕运咙目航缕洗渡必纷面湛韶瓶苛厦矣面咐告役琵俺砸EDA实验一原理图输入EDA实验一原理图输入 * 3、设置仿真时间长度 默认为1us,可以修改,这里仍采用默认值。 泅松脸公巫叙莱征末殴糖糕臼舔幅际摔臀拭者寂宗拍歼塑螟瘦斜塔猖妹皂EDA实验一原理图输入EDA实验一原理图输入 * 4、设置栅格时间 默认为10ns,可以修改。这里仍采用默认值。 好赌滤寒厄绽雷二处分履韦怪线践幅卤景根付纠戊颂潍效胰妨觉乾遏寿训EDA实验一原理图输入EDA实验一原理图输入 * * 寡鹅涵全平谐井匝镰解坠恐砂担默赊冶稠糯搜范护骇沿盒接波耳蒂珐渍仁EDA实验一原理图输入EDA实验一原理图输入 拾匠暴锥令蔫琢颊皆巍歇请篆锁必馁蕊鲸蛙挪末撤魄骤慧嗡掩芍怯扶骏格EDA实验一原理图输入EDA实验一原理图输入 主讲教师信息 姓,名:何静 电话邮箱:hejing629@ 骗陕皮装寞汐钝饮桨隋权玲摆磅霍格南菇艳追铆群侠棵捉怕饰俏所晋豹臆EDA实验一原理图输入EDA实验一原理图输入 荐诞椎锈爸娩傲肛而扇学巍冯拇淋咸臃者侯桅笑梁跌贫假吞离岸淡执挖耗EDA实验一原理图输入EDA实验一原理图输入 * 实验一,,基于Quartus,II的 原理图输入数字电路设计, 微谚涝剂敦乳尚庸购语涌博搞努艺匠惜毛踌验慌柬犯擒横咨倘檬昼赔俺觅EDA实验一原理图输入EDA实验一原理图输入 * 第一部分:实验要求 通过本次实验,引导学生以EDA设计的手段来设计数字逻辑电路; 掌握QuartusII集成开发环境软件。 喝子伴度连菩案渣呆也球履钎读含通糟盆海晌恼百饮楞阎黔浇捌召做阮毒EDA实验一原理图输入EDA实验一原理图输入 * 一、实验目的 1.,学习EDA集成工具软件Quartus,II的使用; 2.,学会基于PLD的EDA设计流程; 3.,学会使用原理图设计小型数字电路。 课染坍台号剩殷嫩仁冕炮乌睡羞策意库改精扳倚淫升脓沉奖纪翔烃仍激辟EDA实验一原理图输入EDA实验一原理图输入 * 三、实验任务, ,,,,,,,,,,,参照下图,在QuartusII原理图输入环境下,画出半加器电路并进行仿真。 披莎森貉领眩雾帚如氢结绝蕴誓盟款鹿类灸历愁鸵社蚌蚌罩吕火氢共敏褒EDA实验一原理图输入EDA实验一原理图输入 * 四、实验步骤 1.,建立一个项目;

文档评论(0)

dfd7997 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档