数字电路与逻辑设计_2013_13.pptVIP

  • 1
  • 0
  • 约 14页
  • 2016-12-22 发布于广东
  • 举报
数字电路与逻辑设计 张林行 第6章:时序逻辑分析与设计 6-1 概述 6-2 时序逻辑电路分析 6-3 常用中规模时序逻辑电路 6-4 时序逻辑电路设计 重点及难点 1、时序逻辑电路特点及分类 2、同步时序逻辑电路分析方法 6-1 概 述 一、时序逻辑电路的特点 1. 功能上:任一时刻的输出不仅取决于该时刻的输入,还与电路原来的状态有关。 2. 电路结构上 ①包含存储电路和组合电路 ②存储器状态和输入变量共同决定输出 二、时序逻辑电路的一般结构与功能描述方法 描述方式:逻辑方程 三、时序逻辑电路的分类 1.同步时序电路与异步时序电路 同步:存储电路中所有触发器的时钟使用统一的clk,状态变化发生在同一时刻 异步:没有统一的clk,触发器状态的变化有先有后 2. Mealy型和Moore型 Mealy型: Moore型: 3. 按逻辑功能:计数器,寄存器,移位寄存器… 6.2.1 同步时序电路的分析方法 分析:找出给定时序电路的逻辑功能 即找出在输入和CLK作用下,电路的次态和输出。 一般步骤: ① 从给定电路写出存储电路中每个触发器的激励方程,得到整个电路的激励方程。 ② 将激励方程代入触发器的特征方程,得到状态方

文档评论(0)

1亿VIP精品文档

相关文档