2014EDA实验.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实验一?? 一??实验目的 1.?? 2.??Quartus II中基于原理图设计的流程。 二??硬件需求 ????1.EDA/SOPC实验箱一台。 三??实验原理 ? ? ? ? ? ? ? ? ? ? 图2-14??基本触发器电路图 ? 基本触发器的电路如下图2-14所示。它可以由两个与非门交叉耦合组成,也可以由两个或非门交叉耦合组成。现在以两个与非门组成的基本触发器为例,来分析其工作原理。根据与非逻辑关系,可以得到基本触发器的状态转移真值表及简化的真值表,如下表2-2 状态转移真值表 简化真值表 0 1 0 0 0 1 0 0 1 1 0 1 0 1 1 0 0 1 1 1 Qn 1 0 1 1 0 0 不定 1 1 0 0 ? 1 1 1 1 ? 0 0 0 不定 ? 0 0 1 不定 ? ? 表2-2??基本触发器状态转移真值表 根据真值表,不难写出其特征方程: 其中式(2)为约束条件。 四??实验内容 本实验的任务就是利用Quartus II软件的原理图输入,产生一个基本触发器,触发器的形式可以是与非门结构的,也可以是或非门结构的。实验中用按键模块的用K1和K5来分别表示R和S,用LED模块的LED1_1和LED1_5分别表示Q和。在R和S满足式(2)的情况下,观察Q和的变化。 五??实验步骤 完成基本触发器的实验步骤如下: 1.首先打开Quartus II软件,新建一个工程,并新建一个Block Diagram/Schematic File。见图2-15。 图2-15??新建原理图文件 2.在新建的原理图中双击鼠标左键,在弹出的Symbol对话框中的Name栏中输入nand2(在右侧的窗口中就会出现一个二输入与非门符号),并打开Repeat-insert mode选项(此选项使得用户易于增加一个符号的多个实例)。见图2-16。 3.点击OK,在原理图文件中点击两次鼠标左键,然后点击鼠标右键并选择Cancel。此时,可以看到原理图中就会出现两个与非门。然后按照图2-10对其进行连线。见图2-17。 ????4.再次双击鼠标左键,在弹出的Symbol对话框中的Name栏中输入 图2-16??在Sysmbol对话框中输入与非门 图2-17??正确连接后的原理图 图2-18??输入input实例 input,然后点击OK,在原理图中输入两个input实例,见图2-18。同样的步骤,在输入两个output实例。 ????5.把输入输出实例与原理图中的端口进行连接,并修改输入输出的Pin_Name分别为:输入为R和S,输出为Q和nQ。见图2-19。 图2-19??完整的原理图 ????6.点击FileSave,按照默认的值,点击OK即可。到此为止就完成了一个RS触发器的原理图输入。该文件存储的名称为exp1.bdf。 7.对自己画的bdf文件进行编译并仿真。 9.仿真无误后,根据附录一的引脚对照表,对实验中用到的拨挡开关 及LED进行管脚绑定,然后再重新编译一次。 10.用下载电缆通过JTAG接口将对应的sof文件下载到FPGA中。 11.观察实验结果是否与自己的真值表相吻合。 六、实验报告要求 1.详细列出Quartus II中基于原理图设计的基本流程。 2.分析波形仿真的结果。 3.用VHDL语言重新设计本实验,并比较对于原理图和文本描述(VHDL)这两种设计输入方法的优劣心得。 实验三??BCD码加法器 一??实验目的 1.??BCD码的构成。 2.??BCD码加法器的原理。 3.??Quartus II的使用。 4.??EDA/SOPC实验箱。 二??硬件需求 ???1.EDA/SOPC实验箱一台。 三??实验原理 BCD码是二进制编码的十进制码,也就是用4位二进制数来表示十进制中的0~9这十个数。由于4位二进制数有0000~1111共16种组合,而十进制数只需对应4位二进制数的10种组合,故从4位二进制数的16种组合中取出10种组合来分别表示十进制中的0~9,则有许多不同的取舍方式,于是便形成了不同类型的BCD码。 本实验我们只针对最简单的情况,也是最常见的BCD码,就是用4位二进制的0000~1001来表示十进制的0~9,而丢弃4位二进制的1010~1111共6种组合,这样一来,就相当于用4位二进制的0~9对应十进制的0~9。这样的BCD码进行相加时会出现两种可能,一种可能是当两个BCD码相加的值小于10时,结果仍旧是正确的BCD码;另外一种可能是当两个码相加的结果大于或者等于10时,就会得到错误的结果,这是因为4位二进制码可以表示0~15,而BCD码只取了其中的0~9的原因。对于第二种错误的情况,有一个简单的处理方法就是作加6处理,就会得到正

文档评论(0)

CxmGxnCNvv + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档