微原-第2章.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
微原-第2章.ppt

本教案内容 第2章 8086CPU结构与功能 微处理器的外部结构 微处理器的内部结构 微处理器的功能结构 微处理器的寄存器组织 微处理器的存储器和I/O组成 2.1 微处理器的外部结构 8086 CPU片有40个管脚,微处理器通过这些引脚与外部的逻辑部件连接,完成信息的交换。CPU的这些引脚信号称为微处理器级的总线,它应该能够完成下列功能: 与存储器之间交换信息(指令及数据); 与I/O设备之间交换信息; 能输入和输出必要的信号。 微处理器的外部结构如图2.1所示 2.2 微处理器的内部结构 微处理器是组成计算机系统的核心部件,它具有运算和控制的功能。具体地讲,CPU 应具有下述基本功能: * 大连交通大学自动化教研室 * CPU的内部和外部结构; 微处理器级总线的概念; CPU的功能结构; 8086寄存器结构; 存储器组织与分段、I/O端口地址空间; 本 章 重 点 难 点 按功能分,这些总线可以分为三种: (1)传送信息(指令或数据)的数据总线 (Data Bus) (2)指示欲传信息的来源或目的地址的地址总线 (Address Bus) (3)管理总线上活动的控制总线 (Control Bus) 2.1 微处理器的外部结构 CPU通过地址总线输出地址码来选择某一存储单元或某一称为I/O端口的寄存器,是单向的。 地址码的位数决定了地址空间的大小。 n位地址总线可有 个地址(0∽ -1)。 16位地址总线 65536(64KB) 20位地址总线 1MB 32位地址总线 4GB .地址总线: 2.1 微处理器的外部结构 8086/8088地址总线 20位 存储器地址总线20位, 地址空间 1MB I/O地址总线16位(低16位) 地址空间 64KB 2.1 微处理器的外部结构 .数据总线: 用于CPU和存储器或I/O接口之间传送数据,是双向的。 微处理器数据总线的条数决定CPU和存储器或I/O设备一次能交换数据的位数,是区分微处理器是多少位的依据。 8086 CPU的数据总线是16条,我们就说8086 CPU是16位微处理器。 2.1 微处理器的外部结构 .控制总线: 管理总线上的活动,用来传送自CPU发出的控制信息或外设送到CPU的状态信息,大部分是单向的,有一些是双向的。 8086 CPU的控制总线有16条。 2.1 微处理器的外部结构 进行算术和逻辑运算; 具有接收存储器和I/O接口来的数据和发送数据给存储器和I/O接口的能力; 可以暂存少量数据; 能对指令进行寄存、译码并执行指令所规定的操作; 能提供整个系统所需的定时和控制信号; 可响应I/O设备发出的中断请求。 2.2 微处理器的内部结构 1.CPU内部结构及各部分功能简介 典型的 CPU 内部结构如图3.1.1所示。 2.2 微处理器的内部结构 I/O控制逻辑 ALU 控制器 工作寄存器 CPU 程序计数器(PC) 指令寄存器(IR) 指令译码器(ID) 控 制 逻 辑 部 件 堆栈指示器(SP) 状态寄存器(PSW) 地址寄存器 数据寄存器 ┆ ┆ 图2.2 典型的CPU内部结构如图2.2所示 8086/8088是Intel公司生产的第三代微处理器芯片。其特点如下: 具有20条地址线,直接寻址能力达1MB。 8086有16条数据线,为16位微处理器。 8088有8条数据线,为准16位微处理器。 片内总线和ALU均为16位,可进行8位和16位操作。 2.3 微处理器的功能结构 8086/8088片内均由两个独立的逻辑单元组成: ? 8086/8088CPU内部结构如图2.3所示 执行单元(EU) 总线接口单元(BIU) 2.3 微处理器的功能结构 总线 控制 电路 EU 控制器 标 志 暂存器 通用寄存器 ALU数据总线 地址总线 数据总线 执行单元(EU) 总线接口单元(BIU) (16位) (20位) (8 位) (16位) 16位 ALU S S D S E S I P C S 内部寄存器 B H B L A H A L D H D L S P B P C L C H D I S I 8086总线 物理地址形成逻辑 2 1 3 6 4 5 AX BX DX CX 段寄存器(CS,DS,ES,SS) 一.总线接口单元(BIU) 总线控制逻辑 地址形成逻辑 8088CPU:4字节 8086CPU:6字节 指令队列寄存器: 指令指针寄存器(IP) (先进先出) 2.3 微处理器的功能结构 BIU主要负责从存贮器指定区域取

文档评论(0)

dreamclb + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档