超大规模集成电路与设计讲述.ppt

超大规模集成电路与设计讲述

5.1.1 MOS管的并联特性 (1) 当2个具有相同开启电压,并且都工作在线性区的晶体管并联时: 5.1.1 MOS管的并联特性 (2) 根据电流公式 由等效电路得到: N个管子并联的等效导电因子 5.2 逻辑门的延迟(1) 用一反相器等效求得逻辑门的延迟时间的近似值。 上拉过程:输入为低电平时,把输出端拉向高电平的过程; 下拉过程:输入为高电平时,把输出端拉向低电平的过程; 该反相器中的下拉N型晶体管与上拉P型晶体管的尺寸对应于原逻辑门中下拉或上拉路径的有效长度。 当下拉路径导通时, 所有的N型晶体管必须都导通 N型晶体管的有效导电因子值为 5.2 逻辑门的延迟(2) 当 所以,3个具有相同栅极W与L的晶体管串联,其等效沟道长度为3L,因此, 下拉时串联晶体管的延迟时间为 在上拉情况下,只要一个P型晶体管导通即可提升其输入电位,因此 所以 5.2 逻辑门的延迟(3) 对于 若M个N型晶体管串联的下降时间Tf为MTf;M个P型晶体管串联的上升时间Tr为MTr。 若M个N型晶体管并联且同时导通,则下降时间为Tf/M,M个P型晶体管并联且同时导通,则上升时间Tr为Tr

您可能关注的文档

文档评论(0)

1亿VIP精品文档

相关文档