- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
读 命令 WAIT 地址 数据 3.5 时钟 总线传输周期 T1 T2 TW TW T3 T4 (4) 半同步通信 (同步、异步 结合) * * * * 计算机组成原理 舒燕君 计算机科学与技术学院 第四讲 第1章 计算机系统概论 第3章 系统总线 第4章 存储器 第5章 输入输出系统 第6章 计算机的运算方法 第7章 指令系统 第8章 CPU 的结构和功能 第9章 控制单元的功能 第10章 控制单元的设计 第2章 计算机的发展及应用 第3章 系统总线 3.1 总线的基本概念 3.2 总线的分类 3.3 总线特性及性能指标 3.4 总线结构 3.5 总线控制 3.1 总线的基本概念 一、为什么要用总线 二、什么是总线 三、总线上信息的传送 总线是连接各个部件的信息传输线, 是 各个部件共享的传输介质 串行 并行 3.2 总线的分类 1.片内总线 2.系统总线 芯片内部 的总线 数据总线 地址总线 控制总线 双向 与机器字长、存储字长有关 单向 与存储地址、 I/O地址有关 有出 有入 计算机各部件之间 的信息传输线 存储器读、存储器写 总线允许、中断确认 中断请求、总线请求 3.通信总线 串行通信总线 并行通信总线 传输方式 3.2 用于 计算机系统之间 或 计算机系统 与其他系统(如控制仪表、移动通信等) 之间的通信 3.3 总线特性及性能指标 CPU 插板 主存 插板 I/O 插板 一、总线物理实现 BUS 主板 1. 机械特性 2. 电气特性 3. 功能特性 4. 时间特性 二、总线特性 尺寸、形状、管脚数 及 排列顺序 传输方向 和有效的 电平 范围 每根传输线的 功能 信号的 时序 关系 3.3 地址 数据 控制 三、总线的性能指标 1. 总线宽度 2. 总线带宽 3. 时钟同步/异步 4. 总线复用 5. 信号线数 6. 总线控制方式 7. 其他指标 数据线 的根数 每秒传输的最大字节数(MBps) 同步、不同步 地址线 与 数据线 复用 地址线、数据线和控制线的 总和 负载能力 突发、自动、仲裁、逻辑、计数 3.3 ISA EISA VESA(LV-BUS) PCI AGP RS-232 USB 模块 系统 总 线 标 准 四、总线标准 系统 模块 3.3 标 准 界 面 总线标准 数据线 总线时钟 带宽 ISA 16 8 MHz(独立) 16 MBps EISA 32 8 MHz(独立) 33 MBps VESA (VL-BUS) 32 33 MHz(CPU) 133 MBps PCI 32 64 33 MHz(独立) 66 MHz(独立) 132 MBps 528 MBps AGP 32 66.7 MHz(独立) 133 MHz(独立) 266 MBps 533 MBps RS-232 串行通信 总线标准 数据终端设备(计算机)和数据通信设备(调制解调器)之间的标准接口 USB 串行接口 总线标准 普通无屏蔽双绞线 带屏蔽双绞线 最高 1.5 Mbps (USB1.0) 12 Mbps (USB1.0) 480 Mbps (USB2.0) 3.3 四、总线标准 3.4 总线结构 一、单总线结构 单总线(系统总线) CPU 主存 I/O接口 I/O 设备1 I/O 设备2 I/O接口 … I/O 设备n I/O接口 … 1. 双总线结构 具有特殊功能的处理器, 由通道对I/O统一管理 通道 I/O接口 设备n … … I/O接口 设备0 CPU 主存 主存总线 I/O总线 二、多总线结构 3.4 2. 三总线结构 主存总线 DMA总线 I/O总线 CPU 主存 设备1 设备n 高速外设 I/O接口 I/O接口 I/O接口 … … 3.4 3. 三总线结构的又一形式 3.4 局域网 系统总线 CPU Cache 局部总线 扩展总线接口 扩展总线 Modem 串行接口 SCSI 局部I/O控制器 主存 4. 四总线结构 多媒体 Modem 主存 扩展总线接口 局域网 SCSI CPU 串行接口 FAX 系统总线 局部总线 高速总线 扩展总线 图形 Cache/桥 3.4 1. 传统微型机总线结构 三、总线结构举例 3.4 存储器 SCSI Ⅱ 控制器 主存控制器 ISA、EISA 8 MHz的16位数据通路 标准总线控制器 33 MHz的32位数据通路 系统总线 多媒体 高速局域网 高性能图形 CPU … … Modem 2. VL-BUS局部总线结构 3.4 33 MHz的32位数据通路 系统总线 ISA、EISA 多媒体
您可能关注的文档
最近下载
- 17J03 重庆市建设工程施工现场安全设施标准图集(三)扣件式钢管满堂式(模板)支撑架-重庆市工程建设标准设计图集电子版.pdf VIP
- 数字智慧方案交通大学碳中和目标背景下的能源转型(83页PPT).pptx VIP
- 五年级上册第一课时班级事务共商定课件.pptx VIP
- 04S516 混凝土排水管道基础及接口建筑工程 图集 conv.docx VIP
- BOSS工作站RC-5使用说明书.pdf VIP
- “辅差”情况记录表(三年级数学).docx VIP
- 歌词(歌唱祖国).pdf VIP
- T3Ster操作基础与原理.ppt VIP
- 2025年四星级酒店前厅部工作流程和服务标准 .pdf VIP
- 福州大学,操作系统,复习笔记.doc VIP
文档评论(0)